电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
225226241474  2252345151018  2252305151038  2252342151019  225226521103  2252345201038  225226241105  2252306201038  2252302151019  2252302201038  
DPCLK5 的Cyclone III器件手册 (Cyclone III Device Handbook)
.型号:   DPCLK5
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
描述: 的Cyclone III器件手册
Cyclone III Device Handbook
文件大小 :   7302 K    
页数 : 274 页
Logo:   
品牌   ALTERA [ ALTERA CORPORATION ]
购买 :   
  浏览型号DPCLK5的Datasheet PDF文件第69页 浏览型号DPCLK5的Datasheet PDF文件第70页 浏览型号DPCLK5的Datasheet PDF文件第71页 浏览型号DPCLK5的Datasheet PDF文件第72页 浏览型号DPCLK5的Datasheet PDF文件第74页 浏览型号DPCLK5的Datasheet PDF文件第75页 浏览型号DPCLK5的Datasheet PDF文件第76页 浏览型号DPCLK5的Datasheet PDF文件第77页  
PDF原版 中文翻译版  
100%
第5章:时钟网络和PLL的Cyclone III器件系列
时钟反馈模式
5–13
无补偿模式
在无补偿模式下, PLL不补偿任何时钟网络。此
提供更好的抖动性能,因为时钟反馈到PFD不及格
通过尽可能多的电路。两个PLL的内部和外部时钟输出
相移相对于PLL的时钟输入。
示出了PLL时钟的相位关系的波形示例
此模式。
图5-9 。 PLL时钟之间的无补偿模式下的相位关系
相位对齐
PLL参考
在输入引脚的时钟
PLL时钟在
寄存器时钟端口
(1), (2)
外部PLL时钟
输出
(2)
注释
(1)通过PLL馈送内部时钟相位彼此对准。
(2) PLL时钟输出可以超前或滞后PLL输入时钟。
普通模式
在正常模式下的内部时钟进行相位对准到输入时钟引脚。外部
时钟输出引脚有一个相位延迟相对于时钟输入管脚是否连接在此
模式。 Quartus II软件中的时序分析器报告之间的相位差
二。在正常模式下,PLL完全补偿由引入的延迟
GCLK网络。
2012年7月
Altera公司。
的Cyclone III器件手册
第1卷
首页 - - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM

粤公网安备 44030402000629号


粤ICP备13051289号-7