电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
PSD814F3-90UIT  PSD814F3A-90J  PSD814F5A-90JIT  PSD814F4V-15UI  PSD8145V70JIT  PSD814312JT  PSD8142V70MT  PSD814F2-70UT  PSD814570JIT  PSD8143V15JIT  
ADS7864YB 为500kHz , 12位, 6通道同步采样模拟数字转换器 (500kHz, 12-Bit, 6-Channel Simultaneous Sampling ANALOG-TO-DIGITAL CONVERTER)
.型号:   ADS7864YB
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
描述: 为500kHz , 12位, 6通道同步采样模拟数字转换器
500kHz, 12-Bit, 6-Channel Simultaneous Sampling ANALOG-TO-DIGITAL CONVERTER
文件大小 :   184 K    
页数 : 16 页
Logo:   
品牌   BB [ BURR-BROWN CORPORATION ]
购买 :   
  浏览型号ADS7864YB的Datasheet PDF文件第6页 浏览型号ADS7864YB的Datasheet PDF文件第7页 浏览型号ADS7864YB的Datasheet PDF文件第8页 浏览型号ADS7864YB的Datasheet PDF文件第9页 浏览型号ADS7864YB的Datasheet PDF文件第11页 浏览型号ADS7864YB的Datasheet PDF文件第12页 浏览型号ADS7864YB的Datasheet PDF文件第13页 浏览型号ADS7864YB的Datasheet PDF文件第14页  
PDF原版 中文翻译版  
100%
过渡噪声
图5示出了直方图的ADS7864以下
8000转换直流输入。直流输入设定在
输出代码2046 ,但所有的转换,人有一个
2046 (的转换一个输出代码,结果导致
在2047的输出) 。直方图显示了极好的
该ADS7864的噪声性能。
双极性输入
该ADS7864的差分输入端被设计为
接受双极性输入( -V
REF
和+ V
REF
)绕内
参考电压( 2.5V) ,其对应于一个0V至5V
输入范围, 2.5V参考电压。通过使用简单的运算放大器
电路具有单一放大器和4个外部电阻
器时, ADS7864可配置为除外双极
输入。传统
±2.5V, ±5V,
±10V
输入
范围内可以使用电阻器进行接口的ADS7864
在图7所示的值。
定时和控制
该ADS7864采用外部时钟( CLOCK ,引脚22)
其控制CDAC的转化率。有
8MHz的外部时钟时, A / D采样速率为500kHz
其对应于一个2μs的最大吞吐量的时间。
R
1
4kΩ
20kΩ
双极性输入
OPA340
+ IN
✱In
ADS7864
R
2
REF
OUT
(引脚33 )
2.5V
双极性输入
±10V
±5V
±2.5V
R
1
1kΩ
2kΩ
4kΩ
R
2
5kΩ
10kΩ
20kΩ
图7.电平移位电路的双极性输入范围。
工作原理
该ADS7864包含两个操作的12位A / D转换器
同时。三个保持信号( HOLDA , HOLDB ,
HOLDC )选择输入MUX和启动转换。一
在所有6通道同时保持可出现三个
抱在一起选通的信号。转换后的值保存
在6个寄存器。对于每个读操作的ADS7864输出
信息的16位( 12数据, 3通道地址和数据
有效) 。地址/模式信号( A0,A1, A2)的选择如何
该数据被从ADS7864读取。这些地址/模式
信号可以限定选择一个信道,一个循环模式的
即通过各种渠道或FIFO模式硒周期
quences通过保持信号的顺序确定的数据。
在FIFO模式将允许使用一个的6个寄存器
单通道双和CH X0因此三个位置
并且能够获取关于CH X1的三个位置它们是前
从该部分读出。
说明时钟,复位
和BUSY引脚
钟安
外部时钟必须被设置为
ADS7864 。最大时钟频率为8MHz 。该
最小时钟周期为125ns (图8 ,叔
5
),以及时钟
必须保持高电平(图8 ,叔
6
)或LOW (图8 ,叔
7
)的
至少为40ns 。
RESET - 瞻
低电平复位将复位ADS7864 。它
将清除所有的输出寄存器,停止任何实际的转换
并且将关闭的采样开关。复位必须保持低位
用于至少为20ns (图8 ,叔
8
) 。复位应该会回来
高电平至少为20ns (图8 ,T
9
) ,开始下一个前
转化率(负保持边缘)。
8000
7000
转换次数
6000
5000
4000
3000
2000
1000
0
2044
2045
2046
代码(十进制)
2047
2048
图5.直方图8000转换的直流输入。
1.4V
3kΩ
数据
100pF
C
负载
测试点
数据
t
R
t
F
V
OH
V
OL
电压波形数据的上升和下降时间t
R
和叔
F
.
图6.测试电路的时序规范。
®
忙,忙
变低内部A / D转换器时,
启动一个新的转换。它保持为低,只要转换
锡永正在进行中(图9 , 13个时钟周期,叔
10
),并上升
再次,该数据之后被锁存到输出寄存器。同
忙变高时,新数据可以被读出。它至少需要
16个时钟周期(图9 ,叔
11
)来完成转换。
10
ADS7864
首页 - - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM

粤公网安备 44030402000629号


粤ICP备13051289号-7