电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
TP-75D  TP-75C  TP-75B  TP-75  TP0101K_05  TP0202K_06  TP-7503  TP0202K  TP0101K  TP-75A  
CY37384VP44-100BAXC 5V , 3.3V , ISRTM高性能的CPLD (5V, 3.3V, ISRTM High-Performance CPLDs)
.型号:   CY37384VP44-100BAXC
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
描述: 5V , 3.3V , ISRTM高性能的CPLD
5V, 3.3V, ISRTM High-Performance CPLDs
文件大小 :   1733 K    
页数 : 64 页
Logo:   
品牌   CYPRESS [ CYPRESS SEMICONDUCTOR ]
购买 :   
  浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第2页 浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第3页 浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第4页 浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第5页 浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第6页 浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第7页 浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第8页 浏览型号CY37384VP44-100BAXC的Datasheet PDF文件第9页  
PDF原版 中文翻译版  
100%
Ultra37000 CPLD系列
5V , 3.3V , ISR ™高性能的CPLD
特点
•在系统内可编程™ ( ISR ™ )的CMOS CPLD实现
- JTAG接口可重构
- 设计变更不会导致引脚排列变化
- 设计变更不会导致时序变化
•高密度
- 32到512个宏单元
- 32〜 264 I / O引脚
- 五个专用的输入,包括4时钟引脚
•简单的时序模型
- 无扇出延迟
- 无扩展延误
- 没有专门的与I / O引脚延迟
- 通过PIM无需额外延迟
- 日之前使用全16产品条款
- 无延迟转向或共享乘积项
• 3.3V和5V版本
• PCI兼容
•所有I / O的可编程总线保持功能
•智能乘积项分配器提供:
- 0到16的产品条款,任何宏蜂窝
- 以个人为基础的产品转向长期
- 在当地的宏单元乘积项共享
•灵活的时钟
- 每个设备四个同步时钟
- 产品长期时钟
- 每个逻辑块的时钟极性控制
•一致的封装/引脚排列,提供横跨所有密度
- 简化了设计移植
- 相同的引脚为3.3V和5.0V器件
•包
- 44 〜400信息在PLCC , CLCC , PQFP , TQFP , CQFP ,
BGA和精细间距BGA封装
- 铅(Pb) ,免费提供包装
注意:
1.由于3.3V器件的5V容错性质的I / O时,I / O将不会夹到V
CC
, PCI V
IH
= 2V.
概述
该Ultra37000 ™系列CMOS CPLD产品提供了一系列的
高密度可编程逻辑解决方案具有无与伦比的
系统的性能。该Ultra37000系列的设计
带来的22V10的灵活性,易用性,并表现
高密度的CPLD。该体系结构基于一个数
是由一个可编程接口连接逻辑块的
连接矩阵(PIM) 。每个逻辑块拥有自己的
乘积项阵列,乘积项分配器和16个宏单元。
在PIM从逻辑块输出和所有的信号分配
输入引脚的逻辑块输入。
所有Ultra37000装置是电可擦除和
在系统内可编程( ISR ) ,这简化了
设计及制造流程,从而降低成本。该
ISR功能提供了重新配置设备的能力
无需设计变更引起的引脚或定时
变化。赛普拉斯ISR功能是通过实现
JTAG兼容的串行接口。数据移入和移出
通过TDI和TDO引脚。由于该
卓越的可布线性和Ultra37000简单的时序模型
设备, ISR允许用户更改现有的逻辑设计
同时固定的引脚分配和
维持系统的性能。
整个系列采用JTAG的ISR和边界扫描,
并与PCI本地总线规范兼容,
符合电气和时序要求。该
Ultra37000系列具有用户可编程总线保持
能力上的所有I / O 。
Ultra37000 5.0V器件
该Ultra37000器件采用5V供电,并可以操作
支持5V或3.3V的I / O电平。 V
CCO
连接提供
接口为5V或3.3V总线的能力。通过
连接V
CCO
销至5V的用户保证5V TTL电平
上的输出。如果V
CCO
被连接到3.3V的输出电平
满足3.3V JEDEC标准的CMOS电平,并能够承受5V电压。
这些设备需要的5V的ISR编程。
Ultra37000V 3.3V器件
采用3.3V电源供电设备需要3.3V的所有V
CCO
销,从而降低器件的功耗。这些
器件支持3.3V JEDEC标准CMOS输出电平,
并支持5V电压。这些器件允许3.3V ISR
编程。
赛普拉斯半导体公司
文件编号: 38-03007牧师* D
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年10月25日
首页 - - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM

粤公网安备 44030402000629号


粤ICP备13051289号-7