MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
DS1077L
3V EconOscillator /分频器
www.maxim-ic.com
特点
§
§
§
§
§
§
§
§
§
§
§
处理器控制的或独立的固
国家振荡器
在飞行频率的变化
双通道,低抖动,同步固定
频率输出
2线串行接口
频率输出4.87kHz至66.666MHz
± 1.25 %,随温度变化而
电压
± 0.5 %的初始容差
非易失性频率设定
2.7V至3.6V单电源
无需外部元件
掉电模式
同步输出选通
引脚分配
OUT1
OUT0
V
CC
GND
1
2
3
4
8
7
6
5
SCL
SDA
CTRL1
CTRL0
150mil SO
118mil μSOP *
引脚说明
OUT1
OUT0
V
CC
GND
CTRL1
CTRL0
SDA
SCL
标准频率选项
注:X表示封装选项
DS1077Lx-40
40.000MHz到4.87kHz
DS1077Lx-50
50.000MHz到6.09kHz
DS1077Lx-60
60.000MHz到7.32kHz
DS1077Lx-66
66.666MHz到8.13kHz
该工厂的可用性,请联系
额外的频率。
- 主振荡器输出
- 参考输出
- 电源电压
- 地面
- 控制引脚为OUT1
- 控制引脚为OUT0
- 2线串行数据
输入/输出
- 2线串行时钟
订购信息
注: XXX表示频率的选择
DS1077LZ - XXX 8引脚150mil SO
DS1077LU - XXX * 8引脚118mil μSOP
描述
该DS1077L是一种双输出,可编程固定频率振荡器无需外部
部件进行操作。该DS1077L可以用作处理器控制的频率合成器,或
作为一个独立的振荡器。两个同步输出的工作频率是用户可调整在
主频率,通过使用两个片上可编程预分频器分频比和
分频器。所选择的特定的输出频率被存储在非易失性(EEPROM)存储器。该
DS1077L默认为在上电时,这些值。
该DS1077L具有一个2线串行接口,允许在电路上的即时编程
可编程分频器( P 0 & P1)和分频器( N),与所需的值被存储在非易失性
( EEPROM)的存储器。设计变更可以在电路上的即时通过简单的编程被容纳
不同的值代入装置(或重新编程之前编程的器件)。或者,对于
固定频率的应用预编程的器件可直接或以串行没有连接
界面是必需的。预编程器件可以在客户要求的频率进行排序。
该DS1077L可在SO或μSOP封装,能够一个时钟信号的生成容易,
在经济上,并用最小的电路板面积。芯片级封装,也可应要求提供。
*未来产品。联系厂方。
1的20
010202
DS1077L
框图DS1077L
图1
SEL0
EN0
PDN 0
SELECT
DIV1
0M1
0M0
1M1
1M0
EN0
SEL0
PDN0
PDN1
控制
注册
P1
预分频器
(M分频器)
可编程
“N”除法
OUT1
0M1
0M0
DIV1
P0
预分频器
(M分频器)
MUX
MCLK
掉电
控制
逻辑
(表1)
启用
国内
振荡器
CTRL0
OUT0
2-WIRE
接口
1M1
1M0
掉电
启用
控制
逻辑
(表2)
PDN1
SDA
SCL
2 20
CTRL1
DS1077L
概观
该DS1077L的框图如图1所示。该DS1077L由四个主要部分组成:
1)内部主振荡器,2)预分频器,3)可编程分频器,和4)的控制寄存器。
内部振荡器出厂校准,以提供一个主频率(主CLK ),可路由
直接向输出( OUT0 & OUT1)或通过单独的分频器( P 0 & P1) 。 OUT1也可以是
通过附加的分频器( N)的路由。
预分频器( P 0 )由1 ,2,4 ,或8被直接路由到OUT0销分割主时钟。
预分频器( P 1 )除以1 ,2,4 ,或8个主时钟可以被路由到OUT1引脚或往
分频器( N)的输入,然后将其路由到OUT1引脚。
可编程分频器( N) 2之间选择任意数目除以预分频器输出( P1 )
1025提供的主输出(OUT1 ),或者它可以完全通过使用DIV1寄存器位被绕过。
N的值被存储在N个寄存器。
控制寄存器是用户可编程的,通过2线串行接口,以确定操作
频率( P0,P1和N的值),和操作模式。该寄存器的值被存储在EEPROM中
的,因此,只需要进行编程,以改变频率和工作模式。
引脚说明
输出1( OUT1 )
- 此引脚是主振荡器输出;其频率由控制确定
寄存器的设置预分频器P1 (模式位1M1和1M0 )和分频器N( DIV WORD ) 。
输出0 ( OUT0 )
- 一个参考输出, OUT0 ,取自基准选择MUX的输出。
它的频率由用于CTRL0和控制寄存器的设置分频P0的值(模式确定
位0M1和0M0 ) 。 (见表1 )
控制引脚0 ( CTRL0 )
- 一个多功能输入引脚,可以选择作为一个MUX选择,输出
能,和/或断电。用户可编程控制寄存器的值EN0 , SEL0和PDN0
确定其功能。 (见表1 )
3 20
DS1077L
表1
EN0
(位)
0
0
SEL0
(位)
0
1
PDN0
(位)
0
0
CTRL0
( PIN)
1
0
1
0
1
0
1
0
OUT0
CTRL0
( PIN)
功能
高阻
( OUT1和OUT2 )掉电*
高阻
设备
模式
掉电
活跃
法师的Clk / M
MUX选择
活跃
MASTER CLK
高阻
1
0
0
OUTPUT ENABLE
活跃
MASTER CLK
高阻
1
1
0
OUTPUT ENABLE
主动**
法师的Clk / M
高阻
1
掉电
( OUT1和OUT2 )掉电
X
0
1
0
MASTER CLK
活跃
1
高阻
掉电
X
1
1
掉电
0
法师的Clk / M
活跃
*此模式的应用场合OUT0没有使用,但CTRL0用作器件关断。
**默认条件
控制引脚1 ( CTRL1 )
- 一个多功能输入引脚可以被选择作为输出使能
和/或断电。它的功能是通过在用户可编程控制寄存器的值来确定
PDN1 。 (见表2 )
表2
PDN1
(位)
0
0
1
1
CTRL1
( PIN)
0
1
0
1
CTRL1
功能
OUTPUT ENABLE
OUTPUT ENABLE
掉电
掉电
出1
输出CLK
高阻
输出CLK
高阻
( OUT1和OUT2 )
DEVICE模式
主动*
主动*
活跃
掉电
*默认条件
注意:
既CTRL0和CTRL1可配置为功率起伏,它们是内部“或”的连接,使得
任一控制管脚可以被用来提供一个关断功能,用于在整个装置中,受
的PDN0和PDN1寄存器位相应的设置。 (见表3)。
4 20
DS1077L
表3
PDN0
PDN1
关断控制
(位)
(位)
0
0
无*
0
1
CTRL1
1
0
CTRL0
1
1
CTRL0或CTRL1
* CTRL0执行掉电如果SEL0和EN0都为0 (见表1)。
串行数据输入/输出( SDA )
- 输入/输出引脚用于数据传输的2线串行接口。
串行时钟输入( SCL )
- 输入引脚的2线串行接口,用于同步数据移动
上的串行接口。
寄存器的功能
用户可编程寄存器可以由用户进行编程,以确定操作模式
( MUX ) ,工作频率( DIV )和总线设置( BUS ) 。这些寄存器是如何详细
编程可以在后面的章节中找到;在本节中的寄存器的功能进行了描述。
该寄存器的设置是非易失性的,其值将自动存储,或根据需要在EEPROM中,当
该寄存器通过SDA和SCL引脚进行编程。
MUX WORD
最高位
名字
默认设置
*
0
PDN1
0
PDN0
0
SEL0
1
EN0
1
0M1
0
0M0
0
最低位
1M1
0
最高位
1M0
0
DIV1
0
-
x
-
x
-
x
-
x
最低位
-
x
-
x
第一个数据字节
*该位必须设定为零。
第二个数据字节
DIV1 (位)
该位允许分频器P1的输出被直接路由到OUT1引脚( DIV1 = 1)。 N个
分频器被绕过,所以N的设定值将被忽略。如果DIV1 = 0 (默认) N分频器
功能正常。
0M1 , 0M0 , 1M1 , 1M0 (比特)
这些位设置预分频器P0和P1 ,由1分,2,4 ,或8, (见表4)。
表4
0M1
0
0
1
1
0M0
0
1
0
1
预分频器
P0 DIVISOR
“M”
1*
2
4
8
1M1
0
0
1
1
1M0
0
1
0
1
预分频器
P1 DIVISOR
“M”
1*
2
4
8
*默认条件
5 20
相关元器件产品Datasheet PDF文档

DS1077LZ-50+

Clock Generator, 50MHz, CMOS, PDSO8, 0.150 INCH, SO-8
0 MAXIM

DS1077LZ-50+T&R

Clock Generator, 50MHz, CMOS, PDSO8, 0.150 INCH, SO-8
0 MAXIM

DS1077LZ-60

3V EconOscillator/Divider
暂无信息
26 DALLAS

DS1077LZ-60+

Clock Generator, 60MHz, CMOS, PDSO8, 0.150 INCH, SO-8
0 MAXIM

DS1077LZ-60+T&R

Clock Generator, 60MHz, CMOS, PDSO8, 0.150 INCH, SO-8
0 MAXIM

DS1077LZ-66

3V EconOscillator/Divider
27 DALLAS