MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
PDU108H
3位, ECL -接口
可编程延迟线
(系列PDU108H )
特点
数字可编程的8步延迟
单调延迟抗地址变化
精确和稳定的延迟
输入&产出完全10KH - ECL接口&缓冲
符合标准的16引脚DIP插座
GND
ENB
1
2
16
15
数据
3
®
延迟
设备,
公司
套餐
GND
OUT
IN
A0
VEE
6
7
8
10
9
A1
A2
GND
ENB
N / C
N / C
N / C
IN
A0
VEE
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
OUT
N / C
N / C
N / C
N / C
A1
A2
PDU108H -XX DIP
PDU108H - XXM军事DIP
PDU108H - xxC3 SMD
PDU108H - xxMC3米尔SMD
功能说明
该PDU108H系列设备是一个3位的数字可编程延迟线。
延迟, TD
A
从输入端子(IN)到输出引脚( OUT),依赖于
根据下面的公式中的地址码( A2〜 A0) :
TD
A
TD =
0
+ T
INC。
* A
引脚说明
IN
OUT
A2
A1
A0
ENB
VEE
GND
信号输入
信号输出
地址位2
地址位1
地址位0
OUTPUT ENABLE
-5伏
其中A是地址码,T
INC。
是该装置的增加的延迟,
和TD
0
是设备的固有延迟。增量延迟
通过该装置的破折号编号指定的范围可以是0.5ns的
通过为50ns (含)。使能引脚( ENB )的过程中保持低电平
正常操作。当此信号变为高电平,输出被强制进入低状态。的地址不
锁定和正常运行期间必须保持有效。
系列规格
总编程的延迟容限:
5%或为1ns ,
以较大者为准
固有的延迟( TD
0
):
2.8ns典型
设置时间和传输延迟:
地址输入设置(T
AIS
):
3.6ns
禁用输出延迟(T
DISO
):
1.7ns典型
工作温度:
0°至70℃
温度COEF网络cient :
100PPM / ℃(不包括TD
0
)
电源电压V
EE
:
-5VDC
±
5%
功耗:
290mw典型(空载)
最小脉冲宽度:
总延迟的25%
DASH号的说明
部分
PDU108H-.5
PDU108H-1
PDU108H-2
PDU108H-3
PDU108H-5
PDU108H-10
PDU108H-20
PDU108H-40
PDU108H-50
渐进式延时
每步(纳秒)
0.5
±
0.3
1.0
±
0.4
2.0
±
0.4
3.0
±
0.5
5.0
±
0.6
10.0
±
1.0
20.0
±
1.5
40.0
±
2.0
50.0
±
2.5
延迟(ns )
3.5
±
1.0
7.0
±
1.0
14
±
1.0
21
±
1.0
35
±
1.7
70
±
3.5
140
±
7.0
280
±
14.0
350
±
17.5
注: 0.5和50之间的任何数字仪表板
未示出也可。
©
2001年的数据延时器
文档# 97043
10/1/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
1
PDU108H
应用笔记
地址更新
该PDU108H是存储器装置。因此,
特别必须注意,当
改变延迟的地址,以防止
寄生输出信号。时序限制
示于图1中。
之后被延迟的最后一个信号边沿有
出现在OUT引脚的最小时间,T
OAX
,
之前的地址线可以改变是必需的。
这个时间由下式给出下列关系式:
T
OAX
=最大值{ (A
i
- A
i-1
) * T
INC。
, 0 }
其中A
i-1
AND A
i
是旧的和新的地址
码,分别。违反此约束
的可能,这取决于输入信号的历史,
导致杂散信号出现在输出引脚。
杂散信号的可能性仍然存在,直到
所需的牛逼
OAX
是否已经过去。
使用ENB时,会出现类似的情况
信号来禁止输出而被激活。在
这种情况下,该单元必须在禁用举行
状态,直到该设备能够“清除”本身。这
是通过保持ENB实现信号为高电平,
的IN信号为低电平由下式给出一个时间:
T
DISH
= A
i
* T
INC。
违反这一约束的可能,这取决于
输入信号的历史,导致寄生信号
出现在OUT引脚。的可能性
杂散信号仍然存在,直到所需的牛逼
DISH
是否已经过去。
输入的限制
有三种类型的输入限制
脉冲宽度和周期中列出的
AC
特征
表。该
推荐
条件是那些的量,延迟容限
规范和单调性有保证。
建议
条件是指那些
信号将通过单元传播,而不
显著的失真。该
绝对
条件
是那些的量,单位会产生一些
对于给定的输入输出类型。
当操作间的单位
推荐的和绝对的条件下,在
延迟可能会偏离低的值
频率。然而,这些偏差将保持
从脉冲恒定脉冲在输入脉冲
宽度和周期保持不变。换句话说,
该单元的延迟表现出的频率和脉冲
当超越操作的宽度依赖
推荐的条件。详情请咨询
技术人员在数据延时器,如果你的
应用程序有特定的高频
要求。
请注意,增量公差列出
代表一个设计目标。虽然大多数延迟
增量将落在公差范围内,他们不
在整个的地址范围内保证
单元。单调性,但是,保证了
所有地址。
A2-A0
T
AENS
ENB
T
ENIS
IN
TD
A
OUT
A
i-1
T
OAX
T
AIS
A
i
PW
IN
T
DISH
PW
OUT
T
DISO
图1 :时序图
文档# 97043
10/1/01
数据延迟设备, INC 。
联系电话: 973-773-2299
传真: 973-773-9672
http://www.datadelay.com
2
PDU108H
设备的特定连接的阳离子
表1 :交流特性
参数
总可编程延迟
固有的延迟
禁用输出低延时
地址,以便建立时间
地址输入建立时间
启用以输入建立时间
输出地址变更
禁用保持时间
绝对
输入周期
建议
推荐
绝对
输入脉冲宽度
建议
推荐
符号
TD
T
TD
0
T
DISO
T
AENS
T
AIS
T
ENIS
T
OAX
T
DISH
IN
IN
IN
PW
IN
PW
IN
PW
IN
典型值
7
2.8
1.7
单位
T
INC。
ns
ns
ns
ns
ns
1.0
3.6
3.6
参见文本
参见文本
20
50
200
10
25
100
% TD的
T
% TD的
T
% TD的
T
% TD的
T
% TD的
T
% TD的
T
表2 :绝对最大额定值
参数
直流电源电压
输入引脚电压
储存温度
焊接温度
符号
V
EE
V
IN
T
STRG
T
领导
-7.0
V
EE
- 0.3
-55
最大
0.3
0.3
150
300
单位
V
V
C
C
笔记
10秒
表3 : DC电气特性
( 0℃〜 75℃ )
参数
高电平输出电压
低电平输出电压
高电平输入电压
低电平输入电压
高电平输入电流
低电平输入电流
符号
V
OH
V
OL
V
IH
V
IL
I
IH
I
IL
典型值
-0.960
-1.650
-0.980
-1.650
10
-20
最大
单位
V
V
V
V
mA
mA
笔记
V
IH
= MAX , 50Ω至-2V
V
IL
= MIN , 50Ω至-2V
V
IH
=最大
V
IL
=分钟
文档# 97043
10/1/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
3
PDU108H
包装尺寸
16 15
10
9
.400
典型值。
1 2
6
7
8
0.800 TYP 。
.020 .320
典型值。马克斯。
.150
±.030
.018
典型值。
.100
典型值。
.700 TYP 。
0.010典型。
.300
典型值。
PDU108H -XX (商业DIP )
PDU108H - XXM (军事DIP )
0.020典型。
16 15 14 13 12 11 10
9
.040
典型值。
.010±.002
.710 .590
±.005
马克斯。
.882
±.005
.007
±.005
1
2
3
4
5
6
7
8
.090
.700
.880±.020
.100
.320
马克斯。
.050
±.010
PDU108H - xxC3 (商业SMD )
PDU108H - xxMC3 (军事SMD )
文档# 97043
10/1/01
数据延迟设备, INC 。
联系电话: 973-773-2299
传真: 973-773-9672
http://www.datadelay.com
4
PDU108H
延迟线自动化测试
测试条件
输入:
o
o
环境温度:
25 C
±
3 C
电源电压(VCC ) :
-5.0V
±
0.1V
输入脉冲:
标准10KH ECL
水平
源阻抗:
50Ω最大。
上升/下降时间:
2.0 ns(最大值) 。 (测
在20%和80%)的
脉冲宽度:
PW
IN
= 1.5×总延时
期限:
IN
= 10×总延时
输出:
负载:
C
负载
:
门槛:
50Ω至-2V
5pf
±
10%
(V
OH
+ V
OL
) / 2
(瑞星&安培;下降)
注意:
上述条件是仅用于测试,并且不以任何方式限制该装置的操作。
REF
脉冲
发电机
OUT
TRIG
IN
设备下
被测件(DUT )
OUT
IN
TRIG
示波器
地址选择
测试设置
IN
PW
IN
T
上升
输入
信号
80%
50%
20%
T
秋天
V
IH
80%
50%
20%
V
IL
D
秋天
D
上升
产量
信号
V
OH
50%
50%
V
OL
时序图测试
文档# 97043
10/1/01
数据延迟设备, INC 。
3山。展望大道。克利夫顿,新泽西州07013
5
相关元器件产品Datasheet PDF文档

PDU-108H-3

ACTIVE DELAY LINE, TRUE OUTPUT, PDIP9, DIP-16/9
0 DATADELAY

PDU108H-3

DELAY LINE|PROGRAMMABLE|1-LINE|1-TAP|HYBRID|DIP|16PIN|PLASTIC
7 icpdf_datashe

PDU108H-3

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU108H)
16 DATADELAY

PDU108H-3C3

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU108H)
8 DATADELAY

PDU108H-3C3

Delay Line
8 icpdf_datashe