GM7113C [ETC]
; - 12号的铝制车身绘( RAL 7032 )型号: | GM7113C |
厂家: | ETC |
描述: |
|
文件: | 总49页 (文件大小:2137K) |
中文: | 中文翻译 | 下载: | 下载PDF数据表文档文件 |
DATA SHEET
GM7113C
9 位视频输入解码电路
2010.2
数据手册
http://www.fosvos.com
9 位视频输入解码电路
GM7113C
GM7113C
版本记录:1.0
当前版本时间:2010年2月
新旧版本改动比较:
旧版
当前版本
文档页数
主题(和旧版本相比的主要变化)
文档页数
This specification are subject to be changed without notice. Any latest information please preview
http://www.fosvos.com
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
1 概述
GM7113C 是一款9 位视频输入预处理芯片,该芯片采用CMOS 工艺,通过I2C 总线
与PC 或DSP 相连构成应用系统。
芯片内部包含两路模拟处理通道,能实现 CVBS、S-Video 视频信号源选择、抗混叠滤
波、A/D 转换、自动钳位、自动增益控制(AGC)、时钟发生(CGC)、多制式解码、亮度/
对比度/饱和度控制(BCS)。
2 特征
GM7113C 具有如下功能特征:
4 个模拟输入和多种组合的内部模拟源选择器,如:
4×CVBS
2×Y/C
1×Y/C、2×CVBS
内含2 个差分CMOS 模式的模拟处理通道,2 路9 位CMOS 视频A/D 转换器
可对芯片编程进行白峰(White peak)控制、自动增益控制、抗混叠滤波
片内时钟产生,内含DDS、PLL 进行行锁系统时钟频率产生
行、场同步检测
可自动进行50/60Hz 场频检测以及标准PAL 和NTSC 之间的自动转换
可对PAL、NTSC 制式进行亮度和色度处理
采用2D-3line 梳状滤波器减少亮色串干扰
片内进行亮度、对比度、饱和度(BCS)控制
具有实时状态信息输出(RTCO)、多功能输出引脚RTS0、RTS1
支持ITU-R BT 656 YUV 4:2:2(8-bit)格式,可编程数据输出率:
-12.27MHz Square Pixel(NTSC)
-14.75MHz Square Pixel(PAL)
-ITU-R BT 601(PAL/NTSC)
各种标准采用24.576MHz 单一晶体
带有I2C总线
具有低功耗模式及上电复位操作
BSD 电路兼容标准“IEEE Std.1149.1 – 2001”
5V I/O 耐压容限
CQFP44 小尺寸封装
质量等级:B
3 封装及引脚功能说明
GM7113C 采用CQFP44 封装,如下图所示。
1
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
图 1 GM7113C 引脚排布图
该芯片的各引脚功能描述见下表:
表1 芯片引脚功能说明
引出端
符号
号
类型
功能描述
1
2
AI22
VSSA1
VDDA1
AI11
In
In
模拟通道2 输入第二端
模拟通道1 地
3
In
模拟通道1 电源
模拟通道1 输入第一端
模拟通道1 输入差分端
模拟地
4
In
5
AI1D
In
6
AGND
AI12
In
7
In
模拟通道1 输入第二端
测试复位端(1)(2)(3)
模拟测试输出
8
/TRST
AOUT
VDDA0
VSSA0
VPO[7]
VPO[6]
VPO[5]
In
9
Out
In
10
11
12
13
14
时钟电源
In
时钟地
Out
Out
Out
VPO 总线7 位
VPO 总线6 位
VPO 总线5 位
2
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
VPO[4]
VSSDE1
LLC
Out
In
VPO 总线4 位
数字IO 地1
Out
In
时钟输出(27MHz)
数字IO 电源1
VPO 总线3 位
VPO 总线2 位
VPO 总线1 位
VPO 总线0 位
I2C 总线数据
VDDDE1
VPO[3]
VPO[2]
VPO[1]
VPO[0]
SDA
Out
Out
Out
Out
Inout
In
SCL
I2C 时钟总线
RTCO
RTS0
Out
Inout
Inout
In
实时控制输出信号
实时状态输出信号0,内部带上拉电阻
实时状态输出信号1
数字CORE 地
RTS1
VSSDI
VDDDI
VSSDA
XTALO
XTALI
VDDDA
VDDDE2
VSSDE2
TDO
数字CORE 电源
In
In
晶振地
Out
In
晶振输出
晶振输入,24.576MHz 晶体或CMOS 时钟信号
晶振电源
In
数字IO 电源2
In
数字IO 地2
In
Out
In
测试数据输出端(3)
TCK
测试时钟输入端(3)
TDI
In
测试数据输入端(3)
TMS
In
测试模式选择端(3)
CE
In
片选使能端,内部带上拉电阻;
CE=0:芯片处于低功耗
CE=1:芯片正常工作
模拟通道2 地
41
42
43
44
VSSA2
VDDA2
AI21
In
In
In
In
模拟通道2 电源
模拟通道2 输入第一端
模拟通道2 输入差分端
AI2D
注1:若系统应用板无boundary scan,/TRST 需要连接到地。
注2:/TRST 能够初始化BST 电路,使TAP 立刻进入TEST_LOGIC_RESET 状态(normal
operation)。
注 3:根据 IEEE1149.1 标准,TDI、TMS、/TRST 为内部带有上拉电阻的输入 PAD,TDO
为三态输出PAD。
4 功能描述
3
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
4.1 模拟输入处理
该芯片提供4 路模拟信号输入端,模拟电路部分包括:2 个模拟通道、箝位电路、模拟
放大器、抗混叠滤波器、9bit 视频CMOS A/D 转换器。
4.2 模拟控制电路
钳位控制电路部分控制模拟输入信号的钳位电平,模拟输入端的一对电容用于钳位电压
的保持及滤波。内部数字钳位比较器产生上钳和下钳控制信号。三个ADC 通道的钳位电平
量化值固定为亮度(120)和色度(256)。通常,钳位时间位置设在视频信号的行消隐后肩
的HCL 期间。
增益控制电路通过I2C 总线可将模拟通道设置为静态增益级别,或者自动增益级别。亮
度的增益控制用于放大/衰减CVBS/YC 信号,以达到所需的电压幅度,满足ADC 输入电压
范围。通常,自动增益控制有效时间位置设在视频信号的同步底期间。
白峰控制能够限制信号过冲的增益,使钳位和自动增益控制导致的电压改变被自动消
除。
图2 模拟行的钳位(HCL)和增益(HCL)范围
图3 自动增益范围
图4 GM7113C 的模拟输入处理功能框图
4
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
图5 增益控制流程
5
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
4.3 色度处理
首先,9 位数字色度信号被送入正交解调器,正交解调器需要的两个副载波信号来自本
地振荡器DTO1,副载波信号的相位差为90°,频率则由当前所输入视频信号的色彩制式决
定。乘法器输出到低通滤波器(根据不同的色度带宽,四组低通滤波器可供选择)后得到色
差信号。
色差信号送到亮度/对比度/饱和度模块(BCS),包括以下五种功能:
色度信号的自动增益控制(AGC);
色度信号幅度匹配;
色度饱和度调整;
亮度、对比度调整;
限制YUV 在1 到254 范围内(符合ITU-R BT 601 标准);
色同步处理模块提供色度PLL 的反馈环路,包含以下内容:
副载波有效区间累加器;
色彩识别和色彩屏蔽;
比较标准副载波幅度与实际副载波幅度(只适合PAL 和NTSC);
环路滤波器色度增益控制(只适合PAL 和NTSC);
环路滤波器色度PLL(只在PAL 和NTSC 标准有效);
对非标准信号,运用DTO1 的步长和除法器产生稳定副载波。
然后,色差信号被送入梳状滤波器。色度梳状滤波器是为了消除色度通道间的串扰,以
符合 PAL 标准的要求。对于 NTSC 制式,色度梳状滤波器用来消除亮度和色度垂直方向的
串扰。梳状滤波器可根据需要关断和开启。
最后,经过处理的信号送到可调 Y-延时补偿单元和输出接口。输出接口模块主要功能
是VPO 输出格式转换器和输出控制逻辑。
Magnitude Response (dB)
6
CHBW[1:0] = 00.
CHBW[1:0] = 01.
CHBW[1:0] = 10.
CHBW[1:0] = 11.
0
-6
-12
-18
-24
-30
-36
-42
-48
-54
0
0.54
1.62
2.16
2.7
1.08
Frequency (MHz)
图6 色度处理滤波器
6
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
LUM
CHR
AD2BYP
AD1BYP
AD3BYP
明度
对比度
正交解调
低通滤波
CHBW(1:0)
Y
饱和度控制
输出格式
和接口
VPO(7:0)
输出
副载波产生
幅度检测
副载波
副载波累
加器和除
法器
增益控制
HUEC
窗口累加器
环形滤波器
UV
Y-延迟补偿
RESET
上电控制
梳状滤波
CSTD
(1:0)
FCTC CODE
BRIG
CONT
SATN
INCS
OFTS0 VSTO(8:0)
OFTS1 GPSW(1:0)
OEYC RTSE1(7:0)
OEHV RTSE2(7:0)
fH/2开关信号
VBI旁通数据
过采样滤波
VRLN
VIPB
CE CLOCKS
VSTA(8:0) COLO
RTCO
LUM
Y
图7 色度电路,VBI 旁通,输出格式和上电控制功能框图
4.4 亮度处理
9 位亮度信号(数字CVBS数据或者亮度数据(S-VHS、HI8))送到一个可开启或关闭
的预滤波器(补偿高频损失,高频成分在此得到加强)。随后,色度陷波器(可选中心频率为
4.43 MHz或3.58 MHz)滤除掉绝大部分色载波信号。而对S-VHS,HI8 格式色度陷波器必须
是旁通的。亮度信号的高频分量能够在两个带通滤波器中得到增强(通过I2C总线控制锐度
增加)。增强的亮度信号通过可变延迟馈送到BCS控制和输出接口。
图8 亮度处理,4.43MHz 陷波/CVBS,预滤波开启,不同孔径系数带通中心频率
7
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
图9 亮度处理,4.43MHz 陷波/CVBS,预滤波开启,不同孔径系数
18
6
VY
(dB)
(1) (2) (3) (4)
-6
(1) (2)
-18
(3) (4)
-30
0
2
4
6
8
fY(MHz)
(1): 03h
(2): 13h
(3): 23h
(4): 33h
图10 亮度处理,4.43MHz 陷波/CVBS,预滤波关闭,不同孔径系数带通中心频率
8
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
18
VY
(dB)
6
(1) (2)
(3) (4)
-6
-18
-30
0
2
4
6
8
fY(MHz)
(1): C0h
(2): C1h
(3): C2h
(4): C3h
图11 亮度处理,YC,预滤波开启,不同孔径系数
图12 亮度处理,YC,预滤波关闭,不同孔径系数
9
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
18
VY
(dB)
6
(1) (2) (3) (4)
-6
(1) (2)
(3) (4)
-18
-30
0
2
4
6
8
fY(MHz)
(1): 43h
(2): 53h
(3): 63h
(4): 73h
图13 亮度处理,3.58MHz 陷波/CVBS,预滤波开启,不同孔径系数带通中心频率
图14 亮度处理,3.58MHz 陷波/CVBS,预滤波开启,不同孔径系数
10
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
18
VY
(dB)
6
(1) (2) (3) (4)
-6
(1) (2)
(3) (4)
-18
-30
0
2
4
6
8
fY(MHz)
(1): 03h
(2): 13h
(3): 23h
(4): 33h
图15 亮度处理,3.58MHz 陷波/CVBS,预滤波关闭,不同孔径系数带通中心频率
LUM
Y
BPSS(1:0)
PREF
可变带宽
滤波器
色度
叠加
预滤波
陷波器
PREF
APER0
APER1
VBLB
BYPS
VBLB
匹配放大
预滤波
同步
CLOCKS
VBLB
行锁时钟
产生
LLC
CE
同步切割
相位
检测
I2C总线控制
HSS(7:0)
HSB(7:0)
AUFD
VNOI1 FIDT FSELHLCK
时钟产生
电路
HTC(1:0)
VNOI0
DAC6
INCS
HPLL
I2C总线
接口
HTC(1:0)
HTC(1:0)
离散时间
振荡器
晶振时钟
产生
环形
XTALI
XTAL
场处理
计数器
滤波器
SCLSDA
RTS0
RTS1
图16 亮度和同步处理主要结构框图
4.5 同步处理
经过预滤波的亮度信号送到同步处理模块。亮度信号首先经过1M 低通滤波器,滤除高
频部分,经过同步脉冲检测电路产生同步脉冲,送到相位检测器,在这里它们与时钟相位进
行精细比较,将其结果送到环形滤波器。环形滤波器驱动内部振荡器DTO2 产生行频率控制
信号LFCO。
4.6 时钟产生电路
时钟产生电路产生视频输入处理所需的所有时钟信号。该部分主要由锁相环电路构成,
锁相环电路包括相位检测器、环形振荡器、VCO和分频器,如下图所示。PLL提供数模转换
的内部信号LFCO,这个信号与行频成倍数关系:6.75MHz=429×fH(50Hz)或者 432×fH
11
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
(60Hz)。LFCO通过PLL电路得2 倍频或者4 倍频输出时钟信号,其占空比为50%。
图17 时钟产生电路功能框图
表2 时钟频率
时钟
晶振
频率(MHz)
24.576
27
LLC
LLC2
LLC4
LLC8
13.5
6.75
3.375
4.7 上电复位和CE输入
发生时钟丢失、掉电现象时,芯片自动进行初始化复位操作,输出被强制为三态。通过
芯片使能(CE)接地也可强制复位。在CE上升沿和电源电压有效时,LLC和SDA从三态回
复到有效状态,但RTS0、RTS1 和RTCO仍然保持三态,必须通过I2C总线编程才能变为有效
状态。
图18 上电复位框图
12
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
图19 上电复位时序
表3 上电复位控制序列
输出端口状态
内部功率控制序列
异步复位
注释
切换到高阻状态过程得
需10ms
VPO7-VPO0、RTCO、RTS0、RTS1、 SDA 和
LLC 处于高阻状态
(asynchronous reset)
同步复位序列
LLC和SDA有效,VPO7-VPO0、RTCO、RTS0 和
RTS1 保存在高阻状态
内部复位序列
(internal reset)
功率控制序列后的状态
VPO7-VPO0、 RTCO、RTS0 和RTS1 保持在高 在复位序列后通过I2C总
阻状态 线改变端口状态
4.8 数据输出端口VPO7 到VPO0
数据端口的数据以ITU-R BT 656 YUV 4:2:2(8-bit)格式,可编程数据输出率:
-12.27MHz Square Pixel(NTSC)
-14.75MHz Square Pixel(PAL)
-13.5MHz ITU-R BT 601(PAL/NTSC)
视频行数据由SAV、EAV 标志确定,SAV、EAV 数据含义如下表所示。
表4 SAV/EAV 格式
BIT7
1
BIT6(F)
场标志位
BIT5(V)
场消隐标志位
VBI:V=1;
BIT4(H)
SAV:H=0;
EAV:H=1
BIT3 BIT2 BIT1 BIT0
校验位
第一场:F=0;
第二场:F=1;
有效视频:V=0
表5 525 行/60Hz 时序
行数
F
V
(ITU656)
OFTS1=0
OFTS0=0
OFTS1=0
OFTS0=1
OFTS1=1
OFTS0=0
OFTS1=1
OFTS0=1
13
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
(ITU656)
VRLN=0
VRLN=1
1-3
4-19
1
0
0
0
0
0
0
0
1
1
1
1
1
1
1
0
0
0
0
0
1
1
0
0
0
0
1
1
1
1
0
1
1
1
1
1
1
0
1
1
1
1
0
0
0
1
1
1
1
0
0
0
保留
20
21
22-261
262
263
264-265
266-282
283
284
285-524
525
表6 625 行/50Hz 时序
行数
F
V
(ITU656)
OFTS1=0
OFTS1=0
OFTS0=1
OFTS1=1
OFTS0=0
OFTS1=1
OFTS0=1
OFTS0=0
(ITU656)
VRLN=0
VRLN=1
1-22
23
0
0
0
0
0
1
1
1
1
1
1
0
0
0
1
1
0
0
0
1
1
1
0
1
1
1
1
0
1
1
1
0
0
0
1
1
0
0
0
1
保留
24-309
310
311-312
313-335
336
337-622
623
624-625
14
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
CONT
⎡
⎤
Y
= Int
×
(Y −128
)
+ BRIG
⎢
⎥
out
71
⎣
⎦
SATN
⎡
⎤
UV
out
= Int
×
(
CR ,CB −128
)
+128
⎢
⎥
64
⎣
⎦
图20 VPO 总线上YUV 4:2:2 数据范围
表7 VPO 总线输出(ITU-R BT 601)的YUV 数据格式
消隐期间
时间参考码
像素点YUV 4:2:2 数据
时间参考
消隐期间
码
… 8
0
1
0
F
F
0
0
0
0
S
A
V
CB0
Y0
CR0
Y1
…
.
CRn-1
Yn
F
F
0
0
0
E
8
1
0
…
0
A 0
V
上表中SAV 为有效视频数据开始,EAV 为有效视频数据结束;
n 值范围:13.5MHz 像素率时为0、1、2、…..、719
n 值范围:12.27MHz 像素率时为0、1、2、…..、639
n 值范围:14.75MHz 像素率时为0、1、2、…..、767
图21 VPO 总线ADC 数据输出范围
4.9 RTCO输出
实时控制和状态 RTCO 输出的信号是串行数据,每行传送一次,其中的每一位长度为
4/LLC,串行数据由如下信息构成:
数据发送的起始标志(HIGH-LOW)
15
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
行锁相DTO的步长(INCRHPLL)
INCRHPLL × fXTAL
2word length DTO2
ƒLFCO
=
其中:
ƒ
LFCO=4׃LLC,ƒXTAL=24.576MHz,wordlengthDTO2=20bits ,INCRHPLL为DTO2
中的16 LSB,DTO2 的4 MSB为4’b0100
色度副载波解调DTO步长(INCRFSCPLL
)
INCRFSCPLL × fXTAL
INCRHPLL
ƒSC
=
×
2word length DTO1
219
其中:
wordlengthDTO1=24bits ,INCRFSCPLL为DTO1 中的23 LSB,DTO2 的MSB为1’b0
NTSC 行/PAL 行标志信息(SEQUENCE BIT)
PAL 制:0=PAL 行,1=NTSC 行
NTSC 制:恒为0
DTO 复位标志(RESET BIT)
I2C总线每写一次CDTO寄存器,其值设为1 时,DTO复位一次
行频率标志位(FISE BIT)
0=50Hz,1=60Hz
奇偶场标志位(ODD/EVEN BIT)
0=偶场,1=奇场
色度信号标志(COLOR DETECTION)
0=无色度信号,1=有色度信号
保留位(RESERVED)
16
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
图22 RTCO 输出序列图
17
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
4.10 RTS0和RTS1端口
这两个端口是由I2C总线RTSE0[3:0]和RTSE1[3:0]控制的多功能I/O端口。RTS0 端口可通
过 3.3k Ω电阻下拉为低电平, 改变I2C 总线地址由 4AH/4BH 变为 48H/49H 。
RTSE1[3:0]=4’b0000 时,RTS1 能够作为输入端,控制VPO的输出状态,见下表所示。
表8 RTS1 控制数字输出控制
OEYC
DOT(RTS1)
VPO7-0
0
1
0
1
0
0
1
1
Z
有效
Z
Z
5 I2C总线说明
5.1 I2C总线格式
表9 写流程
S
SLAVE ADDRESS W
ACK-s
SUBADDRESS
ACK-s
DATA(N BYTES)
ACK-s
P
表10 读流程
S
SLAVE ADDRESS W
SLAVE ADDRESS R
ACK-s
SUBADDRESS
DATA(N BYTES)
ACK-s
ACK-m
Sr
ACK-s
P
表11 符号描述表
说明
符号
S
起始条件
Sr
重复起始条件
SLAVE ADDRESS
W
R
从机寻址,写操作,芯片默认地址为 4AH(上电时 RTS0 输入
低电平,地址改为48H)
SLAVE ADDRESS
从机寻址,读操作,芯片默认地址为 4BH(上电时 RTS0 输入
低电平,地址改为49H)
从机响应
ACK-s
ACK-m
DATA n
DATA n+1
P
主机响应
第n 个数据
第n+1 个数据
停止条件
SUB ADDRESS
内部寄存器地址
表12 总线地址
读
写
说明
4BH
49H
4AH
48H
默认配置
RTS0 下拉为低电平时
表13 I2C总线寄存器汇总
功能
地址
D7
D6
D5
D4
D3
D2
D1
D0
(HEX)
18
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
芯片版本
(只读)
00
ID07
ID06
ID05
ID04
-
-
-
-
(1)
(1)
(1)
(1)
延时
01
02
03
04
05
06
07
08
09
0A
0B
0C
0D
0E
0F
IDEL3
IDEL2
IDEL1
IDEL0
模拟控制1
模拟控制2
模拟控制3
模拟控制4
行同步起始
行同步停止
同步控制
亮度控制
明度控制
对比度控制
饱和度控制
色相位控制
色度控制
色度增益控
制
FUSE1
GAI38
GAI17
GAI27
HSB7
FUSE0
HLNRS
GAI16
GAI26
HSB6
GUDL1
VBSL
GUDL0
WPOFF
GAI14
GAI24
HSB4
MODE3 MODE2 MODE1 MODE0
HOLDG
GAI13
GAI23
HSB3
GAFIX
GAI12
GAI22
HSB2
GAI28
GAI11
GAI21
HSB1
GAI18
GAI10
GAI20
HSB0
GAI15
GAI25
HSB5
HSS7
HSS6
HSS5
HSS4
HSS3
HSS2
HSS1
HSS0
AUFD
BYPS
FSLE
FOET
HTC1
HTC0
HPLL
VNOI1
APER1
BRIG1
CONT1
SANT1
HUEC1
VNOI0
APER0
BRIG0
CONT0
SANT0
HUEC0
PREF
BPSS1
BRIG5
CONT5
SANT5
HUEC5
CSTD1
BPSS0
BRIG4
CONT4
SANT4
HUEC4
CSTD0
VBLB
BRIG3
CONT3
SANT3
HUEC3
DCCF
UPTCV
BRIG2
CONT2
SANT2
HUEC2
FCTC
BRIG7
CONT7
SANT7
HUEC7
CDTO
ACGC
BRIG6
CONT6
SANT6
HUEC6
CSTD2
CHBW1 CHBW0
CGAIN6 CGAIN5 CGAIN4
CGAIN3 CGAIN2 CGAIN1 CGAIN0
格式控制
输出控制1
输出控制2
输出控制3
模拟控制5
VGATE 起
始
10
11
12
13
14
15
OFTS1
OFTS0
CM99
HDEL1
GPSW0
HDEL0
HLSEL
VRLN
OEYC
YDEL2
OERT
YDEL1
VIPB
YDEL0
COLO
GPSW1
RTSE13 RTSE12 RTSE11
RTSE10
RTSE03 RTSE02 RTSE01 RTSE00
(1)
(1)
(1)
ADLSB
(1)
OLDSB
(1)
FIDP
(1)
AOSL1
(1)
AOSL0
(1)
(1)
(1)
(1)
VSTA7
VSTA6
VSTA5
VSTA4
VSTO4
VSTA3
VSTA2
VSTA1
VSTO1
VSTO8
VSTA0
VSTO0
VSTA8
VGATE 停
止
16
17
VSTO7
VSTO6
VSTO5
VSTO3
VSTO2
(1)
(1)
(1)
(1)
(1)
VGATE 高
位
SQUARE
(1)
(1)
(1)
(1)
(1)
(1)
(1)
(1)
保留
18-1E
内部状态
(只读)
1F
INTL
HLVLN
FIDT
GLIMT
GLIMB
WIPA
COPRO
RDCAP
(OLDSB=0)
内部状态
(只读)
1F
INTL
HLCK
FIDT
GLIMT
GLIMB
WIPA
SLTCA
CODE
(OLDSB=1)
保留
(1)
(1)
(1)
(1)
(1)
(1)
(1)
(1)
20-FF
注:
(1)
未使用的寄存器,需默认写入逻辑0
19
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
5.2 I2C总线寄存器详述
5.2.1 地址00H
表14 芯片版本(地址00H)
功能
逻辑值
ID07
ID07
ID07
ID07
ID07
X
ID07
X
ID07
X
ID07
芯片版本
V1
V2
0
0
0
0
0
1
1
0
X
X
X
X
X
5.2.2 地址01H
表15 延时(地址01H)
功能
控制比特位D2-D0
IDEL3
IDEL2
IDEL1
IDEL0
无更新
1
1
1
0
1
1
0
0
1
1
0
0
1
0
0
0
最小延时
推荐位置
最大延时
5.2.3 地址02H
表16 模拟控制1(地址02H D3-D0)
控制比特位D3-D0
功能
MODE3
MODE2
MODE1
MODE0
模式0:CVBS(自动增益)
模式1:CVBS(自动增益)
模式2:CVBS(自动增益)
模式3:CVBS(自动增益)
保留
0
0
0
0
0
0
0
0
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
0
0
1
1
0
0
0
1
0
1
0
1
0
1
0
1
保留
模式6:Y(自动增益)+C(GAI2 静态增益)
模式7: Y(自动增益)+C(GAI2 静态增益)
模式8: Y(自动增益)+C(与Y 的增益一致)
模式9: Y(自动增益)+C(与Y 的增益一致)
保留
其他
表17 模拟控制1 (地址02H D5-D4)
9 比特增益更新阈值
控制比特位 D5-D4
GUDL1
GUDL0
off
0
0
1
1
0
1
0
1
±1LSB
±2LSB
±3LSB
表18 模拟控制1 (地址02H D7-D6)
20
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
模拟功能选择FUSE
控制位D7-D6
FUSE1
FUSE0
放大和抗混叠滤波旁通
0
0
1
1
0
1
0
1
放大有效
放大和抗混叠滤波有效
图23 模式0,CVBS
图25 模式2,CVBS
图27 模式6,Y+C
图24 模式1,CVBS
图26 模式3,CVBS
图28 模式7,Y+C
21
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
图29 模式8,Y+C
图30 模式9,Y+C
5.2.4 地址03H
表19 模拟控制2 (地址03H)
功能
位名
逻辑值
见表20
见表21
控制位
D0
通道1 静态增益控制(GAI18)(见地址04H 内容)
增益控制标志位
GAI18
GAI28
通道2 静态增益控制(GAI28)(见地址05H 内容)
增益控制标志位
D1
增益控制设定(GAFIX)
通过MODE1-0 控制自动增益
通过GAI1+GAI2 控制增益
自动增益控制(HOLDG)
自动增益控制有效
GAFIX
GAFIX
0
1
D2
D2
HOLDG
HOLDG
0
1
D3
D3
自动增益控制无效
白峰控制(WPOFF)
白峰控制有效
WPOFF
WPOFF
0
1
D4
D4
白峰控制无效
场消隐选择(VBSL)
长场消隐
VBSL
VBSL
0
1
D5
D5
短场消隐
非HL 参考选择(HLNRS)
非HL 默认钳位
HLNRS
HLNRS
0
1
D6
D6
非HL 参考选择钳位
5.2.5 地址04H
表20 模拟增益控制:通道1 静态增益控制GAI1 (地址04H D7-D0)
十进制
值
增益 符号位
(dB)
控制位D7-D0
GAI14 GAI13
GAI18
GAI17
GAI16
GAI15
GAI12
GAI11
GAI10
22
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
0….
-3
0
0
0
1
0
0
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
1
0
0
1
0
1
1
…177…
….511
6
5.2.6 地址05H
表21 模拟增益控制:通道1 静态增益控制GAI2 (地址05H D7-D0)
十进制 增 益 符号位
控制位D7-D0
值
(dB)
GAI28
GAI27
GAI26
GAI25
GAI24
GAI23
GAI22
GAI21
GAI20
0….
-3
0
0
0
1
0
0
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
1
0
0
1
0
1
1
…117…
….511
6
5.2.7 地址06H
表22 行同步起始位置(地址06H D7-D0)
控制位D7-D0
延时
(步长=8/LLC)
HSB7
HSB6
HSB5
HSB4
HSB3
HSB2
HSB1
HSB0
-128…-109(50Hz)
-128…-109(60Hz)
-108…(50Hz)
-107…(60Hz)
…108(50Hz)
禁止(超出计数范围)
1
1
0
0
0
0
1
1
0
0
1
1
1
1
0
0
0
0
1
1
1
1
1
0
0
0
0
1
0
1
0
1
…107(60Hz)
109…127(50Hz)
108…127(60Hz)
推荐值
禁止(超出计数范围)
1
1
1
0
1
0
0
1
5.2.8 地址07H
表23 行同步停止位置(地址07H D7-D0)
控制位D7-D0
延时
(步长=8/LLC)
HSS7
HSS6
HSS5
HSS4
HSS3
HSS2
HSS1
HSS0
-128…-109(50Hz)
-128…-108(60Hz)
-108…
禁止(超出计数范围)
1
1
0
0
0
0
1
1
0
0
1
1
1
1
0
0
0
0
1
1
1
1
1
0
0
0
0
1
0
1
0
1
-107…
…108(50Hz)
…107(60Hz)
109…127(50Hz)
108…127(60Hz)
推荐值
禁止(超出计数范围)
0
0
0
0
1
1
0
1
5.2.9 地址08H
23
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
表24 同步控制(地址08H D7-D0)
功能
位名
逻辑值
控制位
场噪声降低(VNOI)
正常模式
VNOI1
VNOI0
VNOI1
VNOI0
VNOI1
VNOI0
VNOI1
VNOI0
0
0
0
1
1
0
1
1
D1
D0
D1
D0
D1
D0
D1
D0
快速模式(只应用于稳定源,不进行自动场检测)
自由运行模式
场噪声降低旁通
行锁相环(HPLL)
锁相环关闭
HPLL
HPLL
0
1
D2
D2
锁相环开启(行频锁定)
行时间常数选择(HTC1-0)
TV 模式(推荐只在质量差的TV 信号)
VTR 模式(推荐作为默认值)
保留
HTC1-0
HTC1-0
HTC1-0
HTC1-0
00
01
10
11
D4-3
D4-3
D4-3
D4-3
快速锁定模式(推荐配置)
强制奇/偶场切换(FOET)
逐行信号源奇/偶场切换
非逐行信号源奇/偶场切换一直为偶
场选择(FSEL)
FOET
FOET
0
1
D5
D5
50Hz,625 行
FSEL
FSEL
0
1
D6
D6
60Hz,525 行
自动场检测(AUFD)
由FSEL 选定场状态
自动场检测
AUFD
AUFD
0
1
D7
D7
5.2.10 地址09H
表25 亮度处理控制(地址09H D7-D0)
功能
位名
逻辑值
控制位
孔径系数(APER)
孔径系数=0
APER 1
APER 0
APER 1
APER 0
APER 1
APER 0
APER 1
APER 0
0
0
0
1
1
0
1
1
D1
D0
D1
D0
D1
D0
D1
D0
孔径系数=0.25
孔径系数=0.5
孔径系数=1.0
24
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
自动增益控制(AGC)更新间隔(UPTCV)
行更新(每行一次)
UPTCV
UPTCV
0
1
D2
D2
场更新(每场一次)
场消隐期间亮度处理旁通(VBLB)
有效亮度处理
VBLB
VBLB
0
1
D3
D3
场消隐时亮度旁通
可变带通滤波器(BPSS)
中心频率=4.1MHz
BPSS1
BPSS0
BPSS1
BPSS0
BPSS1
BPSS0
BPSS1
BPSS0
0
0
0
1
1
0
1
1
D5
D4
D5
D4
D5
D4
D5
D4
中心频率=3.8MHz
中心频率=2.6MHz
中心频率=2.9MHz
预滤波有效(PREF)
旁通
PREF
PREF
0
1
D6
D6
有效
亮度陷波器旁通(BYPS)
亮度陷波有效(CVBS 模式默认配置)
亮度陷波旁通(S-Video 模式默认配置)
BYPS
BYPS
0
1
D7
D7
5.2.11 地址0AH
表26 亮度的明度控制(地址0AH D7-D0)
控制位D7-D0
设置值
BRIG7
BRIG6
BRIG5
BRIG4
BRIG3
BRIG2
BRIG1
BRIG0
255(亮)
128(CCIR 级)
0(暗)
1
1
0
1
0
0
1
0
0
1
0
0
1
0
0
1
0
0
1
0
0
1
0
0
5.2.12 地址0BH
表27 亮度的对比度控制(地址0BH D7-D0)
控制位D7-D0
设置值
CONT7
CONT 6
CONT 5
CONT 4
CONT 3
CONT 2
CONT 1 CONT 0
1.999(最大值)
1.109(CCIR 级)
1.0
0
0
0
0
1
1
1
1
1
0
1
0
1
0
0
0
0
0
1
0
0
0
0
0
1
0
0
0
0
0
1
1
0
0
0
0
1
1
0
0
0
0
1
1
0
0
0
0
0(无亮度)
-1(亮度反转)
-2(亮度反转)
25
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
5.2.13 地址0CH
表28 色度的饱和度控制(地址0CH D7-D0)
设置值
控制位D7-D0
SATN 4 SATN 3
SATN7
SATN 6
SATN 5
SATN 2
SATN 1
SATN 0
1.999(最大值)
1.0(CCIR 级)
0(无色度)
-1(反色)
0
0
0
1
1
1
1
0
1
0
1
0
0
0
0
1
1
1
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
-2(反色)
5.2.14 地址0DH
表29 色度的色调控制(地址0DH D7-D0)
控制位D7-D0
色调相位
HUEC7
HUEC 6
HUEC 5
HUEC 4
HUEC 3
HUEC 2
HUEC 1 HUEC 0
+178.6…
…0…
0
0
1
1
0
0
1
0
0
1
0
0
1
0
0
1
0
0
1
0
0
1
0
0
…-180
5.2.15 地址0EH
表30 色度处理控制(地址0EH D7-D0)
功能
位名
逻辑值
控制位
色度带宽 (CHBW)
小带宽(≈620kHz)
CHBW 1
CHBW 0
CHBW 1
CHBW 0
CHBW 1
CHBW 0
CHBW 1
CHBW 0
0
0
0
1
1
0
1
1
D1
D0
D1
D0
D1
D0
D1
D0
默认带宽(≈800kHz)
中间带宽(≈920kHz)
大带宽(≈1000kHz)
快速色彩时间常数(FCTC)
默认时间常数
FCTC
FCTC
0
1
D2
D2
快速时间常数
色度梳状滤波使能(DCCF)
色度梳状滤波器开启(当VREF=1 时)
色度梳状滤波器关闭
DCCF
DCCF
0
1
D3
D3
色彩标准(CSTD0-2);逻辑值100,110 和111 保留,未使用
PAL BGHIN(50Hz)、NTSC M(60Hz)
CSTD2
CSTD1
CSTD0
CSTD2
0
0
0
0
D6
D5
D4
D6
NTSC4.43(50Hz)、PAL4.43(60Hz)
26
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
CSTD1
CSTD0
CSTD2
CSTD1
CSTD0
CSTD2
CSTD1
CSTD0
CSTD2
CSTD1
CSTD0
0
1
0
1
0
0
1
1
1
0
1
D5
D4
D6
D5
D4
D6
D5
D4
D6
D5
D4
PAL N(50Hz)、NTSC4.43(60Hz)
NTSC N(50Hz)、PAL M(60Hz)
保留
色度副载波DTO 复位(CDTO)
色度副载波DTO 不进行复位
CDTO
CDTO
0
1
D7
D7
每设置一次,色度副载波DTO 相位清除到0°,RTCO输
出将为逻辑0
5.2.16 地址0FH
表31 色度增益控制(地址0FH D6-D0)
控制位D6-0
色度增益值
(ACGC=1)
CGAIN6
CGAIN5
CGAIN4 CGAIN3 CGAIN2 CGAIN1 CGAIN0
最小值(0.5)
默认值(1.125)
最大值(7.5)
0
0
1
0
1
1
0
0
1
0
0
1
0
1
1
0
0
1
0
0
1
表32 色度增益控制(地址0FH D7)
自动色度增益控制ACGC
控制位D7
ACGC
自动色度增益开启
0
1
通过CGAIN6- CGAIN0 编程设定色度增益
5.2.17 地址10H
表33 格式/延时控制(地址10H D7-D0)
亮度延时补偿
控制位D2-D0
(步长为2/LLC)
YDEL2
YDEL1
YDEL0
-4…
…0…
…3
1
0
0
0
0
1
0
0
1
表34 VREF 脉冲位置和长度(VRLN)
在60Hz 525 行时
VRLN
在50Hz 625 行时
0
1
0
1
27
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
长度
240
242
286
288
行数
first
last
258(261)
first
last
259(262)
first
24
last
309
622
first
23
last
310
623
第一场
第二场
19(22)
18(21)
282(285) 521(524) 281(284) 522(525)
337
336
表35 HS 的精确位置
HS 的精确位置
控制位D5-D4
(步长为2/LLC)
HDEL1
HDEL0
0
1
2
3
0
0
1
1
0
1
0
1
表36 输出格式选择
SAV/EAV 码的V 标志位产生
控制位D7-D6
OFTS1
OFTS0
标准ITU-R BT656 格式
0
0
1
1
0
1
0
1
通过VREF 产生SAV/EAV 的V 标志位
保留
保留
5.2.18 地址11H
表37 输出控制1 (地址11H D7-D0)
功能
位名
逻辑值
控制位
色度开闭(COLO)
自动色度清除
COLO
COLO
0
1
D0
D0
色度开启
YUV 解码旁通(VIPB)
YUV 数据输出到VPO 端口
ADC 数据输出到VPO 端口
实时输出使能(OERT)
VIPB
VIPB
0
1
D1
D1
RTS0,RTS1,RTCO 输出高阻
RTS0,RTCO 输出有效,
OERT
OERT
0
1
D2
D2
RTS1 输出有效 (RTSE13-10≠4’b0000)
YUV 数据输出使能(OEYC)
VPO 总线输出高阻
OEYC
OEYC
0
1
D3
D3
VPO 总线输出有效(由RTS1 决定,见表8)
RTS0,RTS1 输出行锁指示信号选择(HLSEL)
标准行锁指示标志
HLSEL
HLSEL
0
1
D4
D4
快速锁定指示标志(只推荐使用在高性能输入信号时)
通用开关(GPSW0)(RTSE03-RTSE00=0010 时)
输出低电平
GPSW0
0
D5
28
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
输出高电平
GPSW0
1
D5
兼容SAA7199(CM99)
默认值
CM99
CM99
0
1
D6
D6
SAA7199 编码使用RTCO 时须被设定
通用开关(GPSW1)(当RTSE13-RTSE10==0010 时)
输出低电平
GPSW1
GPSW1
0
1
D7
D7
输出高电平
5.2.19 地址12H
表38 RTS0 输出控制 (地址12H D3-D0)
RTS0 输出控制
D3-D0
RTSE03
RTSE02
RTSE01
RTSE00
保留
VIPB=0,保留;
0
0
0
0
0
0
0
1
VIPB=1,输出9 位ADC 的最低位
GPSW0 电平值
0
0
0
0
1
1
0
1
HL(行锁指示标志),通过HLSEL 选择是标准行锁定还
是快速锁定
VL(行锁及场锁标志)
0
0
0
0
1
1
1
1
1
0
0
0
1
1
0
0
1
0
1
0
DL(行锁、场锁及色度检测标志)
PLIN(PAL/SECAM 序列;低电平:为PAL/DR 行)
HREF_HS,行参考信号:指示VPO 总线有效数据
HS,根据HSB[7:0]和HSS[7:0]决定长度,并通过
HDEL[1:0]定HS 的精确位置
HQ(根据VREF 决定的HREF)
ODD,场标志,高电平:奇场;
低电平:偶场
1
1
0
0
0
1
1
0
VS(场同步信号)
1
1
1
1
1
0
1
1
1
1
1
0
0
1
1
1
0
1
0
1
V123(场脉冲)
VGATE(通过VSTA[8:0]和VSTO[8:0]决定的信号
VREF(通过VRLN 可编程两个位置)
FID(通过VSTA[8:0]决定位置
表39 RTS1 输出控制 (地址12H D7-D4)
RTS1 输出控制
D7-D4
RTSE12
RTSE13
RTSE11
RTSE10
三态,RTS1 作为DOT 输入
VIPB=0,保留;
0
0
0
0
0
0
0
1
VIPB=1,输出9 位ADC 的最低位
GPSW1 电平值
0
0
0
0
1
1
0
1
HL(行锁指示标志),通过HLSEL 选择是标准行锁定还
是快速锁定
29
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
VL(行锁及场锁标志)
0
0
0
0
1
1
1
1
1
0
0
0
1
0
1
0
DL(行锁、场锁及色度检测标志)
PLIN(PAL/SECAM 序列;低电平:为PAL/DR 行)
HREF_HS,行参考信号:指示VPO 总线有效数据
HS,根据HSB[7:0]和HSS[7:0]决定长度,并通过
HDEL[1:0]定HS 的精确位置
0
1
1
0
HQ(根据VREF 决定的HREF)
ODD,场标志,高电平:奇场;
1
1
0
0
0
1
1
0
低电平:偶场
VS(场同步信号)
1
1
1
1
1
0
1
1
1
1
1
0
0
1
1
1
0
1
0
1
V123(场脉冲)
VGATE(通过VSTA[8:0]和VSTO[8:0]决定的信号
VREF(通过VRLN 可编程两个位置)
FID(通过VSTA[8:0]决定位置
5.2.20 地址13H
表40 输出控制3 (地址13H D7-D0)
功能
位名
逻辑值
控制位
模拟测试选择(AOSL)
AOUT 连接到内部测试点1
AOSL1
AOSL0
AOSL1
AOSL0
AOSL1
AOSL0
AOSL1
AOSL0
0
0
0
1
1
0
1
1
D1
D0
D1
D0
D1
D0
D1
D0
AOUT 连接到输入AD1
AOUT 连接到输入AD2
AOUT 连接到内部测试点2
RTSE1,RTSE0 配置为1111 时RTS1 和RST0 输出的FID 极性(FIDP)
默认值
FIDP
0
1
D3
D3
反向
FIDP
状态字节的选择位(OLDSB)
默认状态信息
OLDSB
OLDSB
0
1
D4
D4
旧状态信息
在旁通模式下ADC 输出位到VPO7-VPO0 上(ADLSB)
AD8-AD1(高8 位)到VPO7-VPO0
AD7-AD0(低8 位)到VPO7-VPO0
ADLSB
ADLSB
0
1
D7
D7
5.2.21 地址15H
表41 VGATE 脉冲起始位置,0→1 转换 (地址15H D7-D0)
场
行计数
数值
MSB
控制位D7-D0
VSTA8 VSTA7 VSTA6 VSTA5 VSTA4 VSTA3 VSTA2 VSTA1 VSTA0
30
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
50Hz 1st
1
312
0…
1
0
1
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
1
0
0
0
1
0
0
0
0
0
0
0
1
1
0
1
0
0
0
0
0
0
0
2nd
314
2
1st
2nd
0
1
1
0
0
315
312
625
1(4)
1st
…310
262
2nd
60Hz 1st
2nd 264(267)
1st 2(5)
2nd 265(268)
1st 262(265) …260
2nd 525(3)
0…
5.2.22 地址16H
表42 VGATE 脉冲停止位置,1→0 转换 (地址16H D7-D0)
场
行计数
数值
MSB
控制位D7-D0
VSTO8 VSTO7 VSTO6 VSTO5 VSTO4 VSTO3 VSTO2 VSTO1 VSTO0
50Hz 1st
1
312
1
0
1
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
1
0
0
0
1
0
0
0
0
0
0
0
1
1
0
1
0
0
1
1
0
0
0
0
0
0
0
0
2nd
314
2
1st
2nd
0…
315
312
625
1(4)
1st
…310
262
2nd
60Hz 1st
2nd 264(267)
1st 2(5)
2nd 265(268)
1st 262(265) …260
2nd 525(3)
0…
5.2.23 地址17H
表43 状态标志 (地址1FH D4-D0)
功能
功能
控制位
VBI 起始标志符号位
VBI 停止标志符号位
SQUARE Pixel 使能位
VSTA8
VSTO8
D0
D1
D4
SQUARE=1:开启PAL/NTSC 制square pixel
(结合FSEL、AUFD 使用) SQUARE=0:关闭square pixel,输出为BT 601(PAL/NTSC)
5.2.24 地址1FH
表44 状态标志 (地址1FH D7-D0)
I2C总线状态位
功能
状态位
31
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
RDCAP
保留
D0
D1
CODE
COPRO
SLTCA
WIPA
检测到为既定标准信号时的色彩指示信号,高电平有效(OLDSB=1)
保留
WIPA 模式慢时间常数有效指示信号,高电平有效(OLDSB=1)
白峰控制环路启动的有效指示信号,高电平有效
有效亮度通道限定在最低增益值时的指示信号,高电平有效
有效亮度通道限定在最高增益值时的指示信号,高电平有效
检测场频的识别位,低电平时为50Hz,高电平时为60Hz
保留
D2
D3
D4
D5
D6
GLIMB
GLIMT
FIDT
HLVLN
HLCK
INTL
行频锁定的状态位;低电平为锁定,高电平为没有锁定(OLDSB=1)
逐行检测的状态位;低电平时为非逐行,高电平时为逐行
D7
5.3 I2C总线寄存器推荐设置值
推荐设置值可实现如下功能:
AI11 接收CVBS 信号,模拟抗混叠滤波器开启、AGC 开启
自动行、场同步检测开启,可接收PAL BDGHI 或NTSC M 制式
标准ITU656 输出使能开启
注意地址0x0E 及0x12 与SAA7113 的区别
地址 功能
设置值
二进制
(HEX)
十六进制
7
6
5
4
3
2
1
0
00
01
02
03
04
05
06
07
08
09
0A
0B
0C
0D
0E
0F
10
11
12
13
Chip version
Increment delay
0
1
0
0
0
1
0
1
0
1
0
0
0
1
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
0
0
0
0
0
0
0
1
0
0
1
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
1
0
0
0
0
1
1
1
0
0
0
0
0
0
1
0
1
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
0
0
1
0
0
1
1
0
1
0
1
0
0
1
0
0
0
1
0
08
C0
33
00
00
E9
0D
98
01
80
47
40
00
81
2A
00
0C
11
Analog input control1
Analog input control2
Analog input control3
Analog input control4
Horizontal sync start
Horizontal sync stop
Sync control
Luminance control
Luminance brightness
Luminance contrast
Luminance saturation
Chrominance hue control
Chrominance control
Chrominance gain control
Format/delay control
Output control1
Output control2
Output control3
00
32
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
14
Analog input control5
Vgate start
0
0
0
0
0
0
0
0
00
00
00
00
-
15
0
0
0
0
0
0
0
0
16
Vgate stop
0
0
0
0
0
0
0
0
17
MSB for Vgate control
Reserved
0
0
0
0
0
0
0
0
18~FF
-
-
-
-
-
-
-
-
6 时序图
图31 时钟/数据输出时序图
LLC
tSU
tHD
RTS1(DOT)
tOHD
2.4V
0.4V
VPO
tPDZ
tPD
图
图32 RTSl 输入时序图
33
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
INPUT
CVBS
burst
<157/LLC
Processing delay
CVBS—>VPO
VPO
RTS0/1
PLIN
203/LLC
12 X 2/LLC
15 X 2/LLC
RTS0/1
HREF(50Hz)
144 X 2/LLC
720 X 2/LLC
RTS0/1
HS(50Hz)
RTS0/1
HS(50Hz)
-107
108
Programming range
(step size:8/LLC)
16 X 2/LLC
11 X 2/LLC
RTS0/1
HREF(60Hz)
138 X 2/LLC
720 X 2/LLC
RTS0/1
HS(60Hz)
RTS0/1
HS(60Hz)
-106
107
Programming range
(step size:8/LLC)
图33 行时序图
34
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
622
624
1
2
3
23
623
625
4
5
6
7
8
22
INPUT
CVBS
RTS0/1
HREF
VRLN=1
RTS0/1
VREF
VRLN=0
RTS0/1
VREF
499 X 2/LLC
RTS0/1
VS
RTS0/1
ODD
RTS0/1
V123
RTS0/1
FID
a. 第一场时序
b. 第二场时序
图34 50Hz(正常输入信号,VNL 处于正常模式(VNOI=00))的场时序图
35
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
a. 第一场时序
b. 第二场时序
图35 60Hz(正常输入信号,VNL 处于正常模式(VNOI=00))的场时序图
7 参数指标
7.1 极限工作条件
数字电源电压(VDDD)……………………… 3.6V
模拟电源电压(VDDA)……………………… 3.6V
模拟输入电压(VIA)………………………… -0.3V~ VDDA
模拟输出电压(VOA)………………………… -0.3V~ VDDA
数字输入电压(VID)………………………… -0.3V~ 5.0V
数字输出电压(VOD)………………………… -0.3V~ VDDD
36
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
模拟地、数字地电压差(△VSS)…………… 0~ 100mV
ESD保护电压(VESD) ………………………… -2000V~2000V
贮存温度(TSTG)……………………………… -65℃~150℃
工作温度(TA)………………………………… -55℃~125℃
7.2 电特性参数
表45 电特性参数
极限值
典型
特
性
符号
条件
单位
最大
最小
电源部分
数字电源电压
数字电源电流
VDDD
IDDD
PD
3.0
-
-
3.1
-
-
-
-
3.3
-
-
3.3
-
-
-
-
3.6
100
0.36
3.5
V
mA
W
数字电源功耗
模拟电源电压
VDDA
IDDA
PA
V
模拟电源电流
AOSL[1:0]=2’b00
120
0.42
0.78
0.12
mA
W
模拟电源功耗
电源总功耗
PA+D
W
Power-down 模式电源总功耗
PA+D(pd) CE 端连接到GND
W
模拟电路部分
钳位电流
模拟输入信号幅值
模拟输入阻抗
模拟端输入电容
通道亮色串扰
ICLAMP
VI(P-P)
∣ZI∣
CIA
-
0.5
±∣8∣
0.7
-
1.4
-
uA
V
200000
-
-
Ω
pF
dB
-
20
αCS
-
-
-50
AD 部分
ADC 带宽
差分相位
B
ΦDIFF
GDIFF
fCLK(ADC)
DLE
-3dB
-
-
7
2
-
-
MHz
deg
差分增益
-
2
-
%
ADC 采样时钟
微分线性误差
积分线性误差
11.6
-
-
0.7
1
16.1
-
MHz
LSB
LSB
ILE
-
-
数字电路部分输入输出
SCL,SDA 端输入低电平电压
SCL,SDA 端输入高电平电压
XTALI 端输入低电平电压
XTALI 端输入高电平电压
其他端输入低电平电压
其他端输入高电平电压
输入高电平电流
VIL.S
VIH.S
VIL.X
VIH.X
VIL.N
VIH.N
IIH
-
0.7 VDDD
-
-
-
-
-
-
-
-
-
-
0.3 VDDD
-
V
V
0.8
V
2.0
-
V
-
0.8
V
2.0
5.5
V
VI=3.3V
VI=0V
-
20
uA
uA
pF
输入低电平电流
IIL
-20
-
-
数字端输入电容
CID
输出为三态
20
37
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
输出低电平电压
输出高电平电压
VOL
VOH
IOL=2mA
IOH=-2mA
0
-
-
0.4
V
V
2.4
-
RTS1 输入时序
输入数据建立时间
输入数据保持时间
tSU
tHD
13
3
-
-
-
-
ns
ns
数据及控制输出时序
输出负载
输出数据保持时间
输出由低电平到高电平转换延
迟时间
COD
15
4
-
-
-
40
pF
ns
tOHD:DAT
CL=15pF
CL=25pF
-
-
tTLH
tTHL
tTLZ
tTHZ
22
22
22
22
ns
ns
ns
ns
输出由高电平到低电平转换延
迟时间
-
-
-
-
-
-
CL=25pF
输出由低电平到三态转换延迟
时间
输出由高电平到三态转换延迟
时间
时钟输入输出时序
晶振负载电容
晶振输入频率
CL.X
fn
8
-
24.576
-
-
-
pF
MHz
%
-
40
-
15
31
40
-
-
晶振输入占空比
晶振输入允许频率偏差
LLC 端负载电容
LLC 端时钟周期
LLC 端时钟占空比
LLC 端上升时间
LLC 端下降时间
δXTALI
△f/fn
CL.LLC
tCY
60
-
±|50|
40
10-6
-
pF
-
43
ns
δLLC
tr
-
60
%
-
10
ns
tf
-
10
ns
行锁相及色副载波锁相
场频率为50Hz
场频率为60Hz
PAL BGHIN
NTSC-M
-
-
15625
15734
-
-
-
-
-
-
-
Hz
Hz
Hz
Hz
Hz
Hz
Hz
行频
fHn
-
4433619
3579545
3575612
3582056
-
-
副载波频率
锁定范围
fSCn
PAL M
-
PAL N
-
△fSCn
±|400|
8 机械尺寸
38
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
39
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
注:1)为引出端识别标志区。
尺寸符号
单位为毫米
数
公
值
称
最
小
最
大
A
A1
A2
A3
b
―
―
―
2..35
0.05
2.05
0.95
0.29
0.28
0.15
0.14
13.00
9.90
13.00
9.90
12.08
0.20
2.15
2.10
1.00
―
1.05
0.37
b1
c
0.30
―
0.33
0.20
c1
D
0.15
13.20
10.00
13.20
10.00
―
0.16
13.40
10.10
13.40
10.10
12.25
D1
E
E1
eB
e
0.80
―
L
0.60
0
0.85
L1
θ
1.60
8°
图 36 机械尺寸
9 产品应用信息
9.1 典型应用图
40
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
=100nF
=100nF
=100nF
DDD
=100nF
DDA
=100nF
=100nF
=100nF
SSD
SSA
=100nF
………
DDA0 DDA1
DDA2
DDA3
DDDA
DDDE1
DDDE8
DDDI
=18Ω
=18Ω
=18Ω
=18Ω
=47nF
=56Ω
AI11
AI12
SSA
=47nF
=56Ω
SSA
VPO[7:0]
=47nF
AI21
AI22
=56Ω
RTCO
RTS0
SSA
=47nF
RTS1
LLC
=56Ω
SSA
GM7113
AOUT
SDA
SCL
=47nF
=47nF
AI1D
AI2D
CE
XTALO
XTALI
SSA
=1KΩ
=10pF
=10pF
SSD
=10uH
SSD
24.576MHz
DDD
SSD
图37 典型应用图
图38 晶振连接方式图
9.2推荐应用说明
I2C 应用说明:
I2C 端口信号:SDA、SCL;
I2C 总线上拉电阻:1KΩ~10KΩ;
I2C 总线速度:≤400Kbps;
41
http://www.fosvos.com
数据手册
9 位视频输入解码电路
GM7113C
I2C地址选择: RTS0外接下拉电阻3.3KΩ时,写地址=48H,读地址=49H;RTS0悬空(芯
片内部上拉电阻为30KΩ)时,写地址=4AH,读地址=4BH;
色度环路初始化
推荐每次配置寄存器时,对色度环路进行初始化操作,即对地址0EH 多次写入81H;
VPO 输出端口的使能开启
使VPO 处于输出数据状态时,推荐对地址12H 写入1xH;
42
GM7113和GM7121常见问题
常见问题
1 GM7113 支持的输入信号有哪些?
CVBS
S-Video
2 GM7113 支持的输出信号格式有哪些?
8-bit ITU-R BT.656 4:2:2 YCbCr with embedded syncs
3 GM7113 与SAA7113 有哪些区别?
两者在外形尺寸及PIN 脚定义没有区别
推荐配置字有微小区别,参考《GM7113 与 SAA7113 配置差异》中地址 0x0E 及
0x12 的相应说明
4 将系统板上SAA7113 直接换成GM7113,I2C按照SAA7113 数据
手册的推荐配置设置时,无信号输出,原因及解决方法?
VPO 端口输出使能没有开启,原因在于RTS1 端口及其配置字RTSE13~10 可作为
VPO 的输出控制使能,GM7113 与SAA7113 在这方面有差异
可通过在RTS1 端口外接10KΩ~50KΩ下拉电阻解决
可通过对地址0x12 写入 0x11 解决,参考《GM7113 与SAA7113 配置差异》相应
说明
上述改变对SAA7113 的使用没有影响
5 GM7113 图像水平位置可通过什么方法进行调整?
可通过开启内部水平位置调整寄存器解决,即对地址0x27 写入0x40,开启手动调
整使能,然后对地址0x2F 写入0x10~0x50 进行调整,内部默认设置为0x38
6 GM7113 图像BCS 调整的方法是什么?
参考GM7113 数据手册第25~26 页寄存器0x0A~0x0D 的说明
7 上电后,GM7113 图像颜色异常,解决方法?
推荐每次配置寄存器时,对色度环路进行初始化操作,即对地址 0x0E 多次写入
0x81,例如10 次
1
This specification are subject to be changed without notice. Any latest information please preview
http://www.fosvos.com
GM7113和GM7121常见问题
8 PAL/NTSC 制式自动检测的状态标志在哪里?
RTCO 输出端口信号有相关状态标志位描述,参考《GM7113C 数据手册》第15~
17 页的说明
可通过读取状态寄存器 0x1F,FIDT 可表征 PAL/NTSC 制式, 参考《GM7113C 数
据手册》第31~32 页的说明
2
This specification are subject to be changed without notice. Any latest information please preview
http://www.fosvos.com
GM7113和SAA7113的配置差异
9 位视频输入解码电路
GM7113C
GM7113C
和SAA7113 的配置差异
1
2
是可以替代SAA7113 的视频解码芯片,但是两者的寄存器配置的推
GM7113C
荐值有2 处不同。如果没有修改寄存器配置,某些机型会出现没有图像的现
象。改成如下所示的推荐值后,使用 SAA7113 的机型仍然可以正常工作,
因为SAA7113 并没有用这两个寄存器进行控制。
I2C 总线寄存器推荐设置值
红色表示需要修改的寄存器
地址
功能
设置值
二进制
(HEX)
十六进制
7
6
5
4
3
2
1
0
00
Chip version
01
Increment delay
0
1
0
0
0
1
0
1
0
1
0
0
0
1
0
0
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
1
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
1
0
0
0
0
1
1
1
0
0
0
0
0
0
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
0
1
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
0
0
0
0
0
0
1
0
0
1
1
0
1
0
1
0
0
1
0
0
0
1
0
0
0
0
0
08
C0
33
00
00
E9
0D
98
01
80
47
40
00
81
2A
00
0C
11
00
00
00
00
00
02
Analog input control1
Analog input control2
Analog input control3
Analog input control4
Horizontal sync start
Horizontal sync stop
Sync control
03
04
05
06
07
08
09
Luminance control
Luminance brightness
Luminance contrast
Luminance saturation
Chrominance hue control
Chrominance control
Chrominance gain control
Format/delay control
Output control1
0A
0B
0C
0D
0E
0F
10
11
12
Output control2
13
Output control3
14
Analog input control5
Vgate start
15
16
Vgate stop
17
MSB for Vgate control
Reserved
18~FF
- - - - - - - - 00
Chrominance control(色度环路初始化):推荐每次配置寄存器时,对色度环路进行初始
化操作,即对地址0x0E 多次写入0x81,例如10 次;
1
This specification are subject to be changed without notice. Any latest information please preview
http://www.fosvos.com
GM7113和SAA7113的配置差异
9 位视频输入解码电路
GM7113C
Output control2 (VPO 输出端口的使能开启):使 VPO 处于输出数据状态时,推荐对地
址0x12 写入0x11;
2
This specification are subject to be changed without notice. Any latest information please preview
http://www.fosvos.com
3.3V
RJ3
4.7K
RJ1 RJ2
4.7K
RJ4
4.7K
R20
4.7K 4.7K
R21
4.7K
J2
1
2
3
4
5
nTRST
TDI_a
9V
N2
3.3V
6
7
8
9
10
11
12
13
14
TMS_a
TCK_a
TDO_a
3
2
Power
VD0
Vin Vout
PSwitch2
9V
D
C
B
A
D
C
B
A
1N4007
S5
R16
470
R4
2K
R18
300
C10
100uF
C4
C5
C6
C7
C232
U1
C11
100uF
S6
SW1-PB
2
1
2
3
4
8
7
6
5
CON14
R15
470
1
2
/MR /WDO
VCC /RESET
GND
PFI
R19
4.7K
3.3V
GND
VD1
LED2
VD2
LED2
WDI
/PFO
R17
3.3V
300
C13
MIC706R_3.3V
X8
p0.14
C14
R32
R26 R28
R33
N1
Vin Vout
4.7K 4.7K
3.3V
1.8V
GND
4.7K
4.7K
9V
1.8V
X6
8PIN
X5
8PIN
R25
4.7K
3
2
PC_RXD 13
8
12
9
14
7
4
5
Rxd
R1IN
R2IN
T1IN
T2IN
C1+
R1OUT
R2OUT
T1OUT
T2OUT
C2+
S7
Txd
11
10
1
PC_TXD
R74
510
IC1
p12
p11
p10
p9
1
8
7
6
5
R75
100
2
3
4
3
C1-
C2-
C8
C9
C12
100uF
C15
C16
X7
8PIN
SW DIP-4
S8
R64
200
p8
p7
p6
p5
1
2
3
4
8
7
6
5
VD3
LED2
R73
24
1
2
3
4
5
6
7
8
9
36
35
34
33
32
31
30
29
P0.19/Mat1.2/miso1
P0.20/Mat1.3/mosi1
P0.21/ssel1/mat3.0
vbat
VDD1.8(Core)
RST
P0.11/Cts1/Cap1.1/Ain4
P0.10/Rts1/Cap1.0/Ain3
P0.24/Ain2
P0.23/Ain1
P0.22/Ain0
VSSA
P0.9/Rxd1/mat2.2
P0.8/Txd1//mat2.1
P0.7/SSEL0/mat2.0
DBGSEL
COM2
SW DIP-4
1
6
2
7
3
8
4
9
5
R36
4.7K
R40
PC_TXD
4.7K
4.7K 4.7K
U3
LPC2103
CPU_CLK
1M
VSS1
PC_RXD
nTRST
TMS_a
TCK_a
p8
P0.27/TRST/cap2.0
P0.28/TMS/cap2.1
P0.29/TCK/cap2.2
X1
电源部分
28 p7
work 1
R34
2
3
R76
X9
10
11
12
27
26
25
CRYSTAL2
CRYSTAL
4.7K
RTCK
rtxc2
Debug
X2
C23
30p
DBGSEL
C24
30p
R35
4.7K
V1
AGND51
4AI22
6
7
8
3AI21
2AI12
1AI11
VIDEO_JACK
模拟输入
单片机
JUMP_CE2
CE
VDDD1
C55
1nF
L4
CLK2
4
2
X24
2PIN
10uH
R86
33
VDDD2
3
1
XTALI_7113
C22
X11
2PIN
C32
104
C56
CLK3
X13
2PIN
X22
2PIN
4
R106
3
1
XTALI_7121
L3
C104
VDDD1
3.3V
VDDD1
2
10pF
C48
0.1u
33
GND
C52
10uH
C50
0.1u
B4
C57
10pF
R93
1K
CRYSTAL1
10u/10V
47nF47nF
C40C41
R94
C53
104
3.3V
SCL
SDA
C42
X12
VDDD2
GND
3.3V
GND
1
2
X27
2PIN
0
AI2
47nF
2PIN
C31
104
AGND1
2
1
GND
VPO
L2
R103
VDDA1
C33
104
C47
0.1u
10uH
C51
10u/10V
L6
C49
0.1u
0
2PIN
VDDD2
3.3V
Rx1
Rx2
VPO1_1 Rx3
VPO2_1 Rx4
VPO3_1
Rx5
LLC_1
VPO0_1
LLC
VPO0
VPO1
VPO2
VPO3
VPO4
VPO5
VPO6
VPO7
1
2
3
4
5
6
7
8
9
C54
104
33
33
33
33
33
C106
C108
10uH
AGND2
C110
0.1u
0.1u
10u/10V
C46
1nF
VPO4_1 Rx6
VPO5_1 Rx9
C43
10pF
33
C45
10pF
33
L5
10uH
L1
33
33
33
VDDA2
VDDDA
Rx7
VPO6_1
1
2
3
4
5
6
7
8
9
10
32
31
30
29
28
27
26
25
XTALI_7113
C105
AI22
XTALI
XTAL
VSSDA
VDDDI
VSSDI
RTS1
RTS0
RTCO
SCL
10uH
VPO7_1 Rx8
C107
C109
0.1u
1M
R77
VSSA1
VDDA1
AI11
AI1D
AGND
AI12
TRST
AOUT
VDDA0
VSSA0
C29
0.1u
R78
AI11 R83
56R
18R
B1
CRYSTAL1
10u/10V
9PIN
C37
C38
47nF
47nF
C35 104
104
U5
GM7113_44
RTCI2
X31
2PIN
RTS1
RTS0
RTCO
SCL
1
2
56R
R79
AI12 R82
RTCI
RCV1
RCV2
1
2
R95
1K
1
2
3
4
5
6
7
8
9
33
C3947nF
33
RES
SP
AP
VSSA2
VSSA1
R96
R97
0
RTCO Rx10
RTS0 Rx11
32
31
30
29
28
27
26
25
24
23
75R
R105
3PIN
Jump_Rts1
18R
TRST
VDDD13
C103
R110014
R41
AOUT
24 SCL1
23 SDA1
VDDA3
CVBS
RES
VDDA2
Y
VIDEO_JACK3
6
2PIN
4.7R
R104
C30
104
LLC
CVBS
R47
SDA
3.3V
0
LLC
4.7K
CVBS
Y
C
1
2
3
SDA
X35
11
C111
VSSD1
VDDD1
RCV1
RCV2
MP7
75R
R113
10R
R110
4.7K
5
4AGND2
C115
VJ1
1
2
0
33
33
U4
2PIN
X36
RCV1
RCV2
Y
C
104
104
R102
X32
2PIN
GM7221_44_2
RES
VPO7
VPO6
VPO5
0
VDDA1
C
10R
R111
10
11
104
C114
R100
MP6
MP5
X33
X34
2PIN
模拟输出
1
2
RES
2PIN
75R
R112
Rx12
RTS1
0
R99
TRST
TCK
2PIN
VDDD2
0
Rt
0
R115
10K
R108 0
C36
104
RSTN
C116
10uF
C113
104
RSTN2
SW-PB
C112
104
R109
1K
GM7113
R114
300R
3PIN
Title
1-1
GM7121&7221 JUMP_SA2
Size
A2
Number
Revision
Date:
File:
19-Dec-2009
Sheet of
F:\AllPROJECT\GM7111AGM7113\GM711D1_ra7w11n3B.dyd:b
This specification are subject to be changed without notice. Any latest information please preview
http://www.fosvos.com
相关型号:
©2020 ICPDF网 联系我们和版权申明