电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
MPC8548EVUAQH 的PowerQUICC ™III集成处理器硬件规格 (PowerQUICC™ III Integrated Processor Hardware Specifications)
.型号:   MPC8548EVUAQH
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
描述: 的PowerQUICC ™III集成处理器硬件规格
PowerQUICC™ III Integrated Processor Hardware Specifications
文件大小 :   1534 K    
页数 : 144 页
Logo:   
品牌   FREESCALE [ FREESCALE SEMICONDUCTOR, INC ]
购买 :   
  浏览型号MPC8548EVUAQH的Datasheet PDF文件第64页 浏览型号MPC8548EVUAQH的Datasheet PDF文件第65页 浏览型号MPC8548EVUAQH的Datasheet PDF文件第66页 浏览型号MPC8548EVUAQH的Datasheet PDF文件第67页 浏览型号MPC8548EVUAQH的Datasheet PDF文件第69页 浏览型号MPC8548EVUAQH的Datasheet PDF文件第70页 浏览型号MPC8548EVUAQH的Datasheet PDF文件第71页 浏览型号MPC8548EVUAQH的Datasheet PDF文件第72页  
PDF原版 中文翻译版  
100%
PCI Express的
15.2.4
对于串行解串器参考时钟的交流需求
选择的时钟驱动器应该提供低相位噪声高质量的参考时钟和
周期到周期抖动。相位噪声小于100千赫可以由PLL和数据恢复环路进行跟踪和
少的问题。高于15 MHz的相位噪声由PLL过滤。最棘手的相位噪声
发生在1-15 MHz范围内。时钟驱动器的源阻抗应为50
Ω
要匹配
传输线和降低反射,它们是噪声对系统的来源。
的串行解串器参考时钟的详细交流要求通过基于各接口协议定义
对应用程序的使用。请参阅有关详细信息,以下部分:
•第17.2节, “用于串行RapidIO SD_REF_CLK和SD_REF_CLK交流要求”
15.2.4.1
扩频时钟
SD_REF_CLK / SD_REF_CLK都设计有一个扩频时钟( + 0 %工作至-0.5 %
在30-33 kHz的速度蔓延是允许的) ,假设两端具有相同的参考时钟。为了获得更好的效果,
无显著无意调制源应该被使用。
15.3
SERDES发射器和接收器参考电路
SD_TXn
50
Ω
50
Ω
发射机
50
Ω
SD_TXn
SD_RXn
50
Ω
SD_RXn
显示了数据的SerDes通道的发送器和接收器的参考电路。
接收器
图47.串行解串器发送器和接收器参考电路
的串行解串器的数据线的DC和AC规格如下各接口协议部分中定义
(PCI Express,串行快速IO中,或者SGMII )基于所述应用程序的使用本文件中:
需要注意的是外部的AC耦合电容是必需的上述三个串行的传输协议
在每个协议部分的规范中定义的电容值。
16的PCI Express
本节介绍了直流和交流电气特性MPC8548E的PCI Express总线。
MPC8548E的PowerQUICC ™III集成处理器的硬件规格,版本6
68
飞思卡尔半导体公司
首页 - - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM

粤公网安备 44030402000629号


粤ICP备13051289号-7