MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
IDT2308
3.3V零延迟时钟乘法器
商用和工业温度范围
3.3V零延迟
时钟乘法器
产品特点:
描述:
IDT2308
•锁相环时钟分配的应用范围
从10MHz到133MHz的工作频率
•分配一个时钟输入的四路输出两家银行
•独立的输出使能为每个输出库
•外部反馈( FBK )引脚用于同步输出
到时钟输入
•输出偏斜<200 PS
•低抖动<200 ps的周期到周期
• 1X,2X , 4X输出选项(见附表) :
- IDT2308-1 1X
- IDT2308-2 1X,2X
- IDT2308-3 2倍,4倍
- IDT2308-4 2倍
- IDT2308-1H , -2H和-5H高驱动器
•无需外部RC网络
??工作电压为3.3V V
DD
•提供SOIC和TSSOP封装
的IDT2308是一个高速锁相环(PLL),时钟乘法器。这是
旨在解决高速时钟分配和乘法的应用
系统蒸发散。零延迟是通过比对呼入之间的相位取得
时钟与输出时钟, 10〜 133MHz的范围内可操作。
该IDT2308具有四个输出两个银行每个通过两个控制
选择地址。通过选择合适的输入地址,两岸可
摆在三态模式。在测试模式下,PLL被关断,和输入时钟
直接驱动系统测试目的的输出。在不存在的
输入时钟时, IDT2308进入掉电和输出三态。在
这种模式下,该设备将小于25μA绘制较少。
该IDT2308是在为前六个独特的配置可供选择
缩放和输入参考时钟的乘法。 (请参阅可用的选项
表。 )
PLL被从外部封闭,允许用户提供更大的灵活性
用来控制输入时钟和输出之间的延迟。
该IDT2308的特点是工业和商业运营。
功能框图
(-3, -4)
FBK
REF
16
1
2
(-5)
2
PLL
3
2
CLKA1
CLKA2
14
CLKA3
15
CLKA4
S2
S1
8
9
控制
逻辑
(-2, -3)
2
6
CLKB1
7
CLKB2
10
CLKB3
11
CLKB4
IDT标志是集成设备技术,Inc.的注册商标。
商用和工业温度范围
1
c
2010
集成设备技术有限公司
2010年5月
DSC十二分之五千一百七十三
IDT2308
3.3V零延迟时钟乘法器
商用和工业温度范围
引脚配置
绝对最大额定值
(1)
符号
V
DD
等级
电源电压范围
输入电压范围( REF )
输入电压范围
( REF除外)
I
IK
(V
I
< 0 )
I
OK
(V
O
& LT ; 0或V
O
& GT ; V
DD
)
I
O
(V
O
= 0至V
DD
)
V
DD
或GND
T
A
= 55°C
(在静止空气中)
(3)
T
英镑
操作
存储温度范围
商业级温度
范围
工业温度
范围
-40至+85
°C
-65到+150
0至+70
°C
°C
连续电流
最大功率耗散
±100
0.7
mA
W
输入钳位电流
对于终端电压
到GND (输入V
IH
2.5, V
IL
2.5)
连续输出电流
±50
mA
马克斯。
-0.5到+4.6
-0.5到+5.5
-0.5到
V
DD
+0.5
–50
±50
mA
mA
单位
V
V
V
V
I (2)
V
I
REF
CLKA1
CLKA2
V
DD
GND
CLKB1
CLKB2
S2
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
FBK
CLKA4
CLKA3
V
DD
GND
CLKB4
CLKB3
S1
SOIC / TSSOP
顶视图
温度
操作
温度
引脚说明
引脚数
REF
(1)
CLKA1
(2)
CLKA2
(2)
V
DD
GND
CLKB1
(2)
CLKB2
(2)
S2
(3)
功能说明
输入参考时钟, 5V兼容输入
时钟输出为A银行
时钟输出为A银行
3.3V电源
时钟输出的B银行
时钟输出的B银行
选择输入, 2位
选择输入, 1位
时钟输出的B银行
时钟输出的B银行
3.3V电源
时钟输出为A银行
时钟输出为A银行
PLL反馈输入
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
注意事项:
1.强调超过绝对最大额定值可能
对器件造成永久性损坏。这是一个额定值只和功能
该设备在这些或以上的任何其它条件的操作指示的
本规范的业务部门是不是暗示。暴露在绝对最大
额定条件下长时间可能会影响其可靠性。
2.输入和输出负电压额定值可能会超过如果输入和输出
钳式电流额定值得到遵守。
3.最大的封装功耗使用结温计算
150
°
C和750密耳的电路板走线的长度。
应用范围:
S1
(3)
CLKB3
(2)
CLKB4
(2)
GND
V
DD
CLKA3
(2)
CLKA4
(2)
FBK
SDRAM
电信
数据通信
PC主板/工作站
关键路径延迟的设计
注意事项:
1.弱上拉了下来。
2.弱上拉下来的所有输出。
3.弱上拉跌宕这些输入。
2
IDT2308
3.3V零延迟时钟乘法器
商用和工业温度范围
功能表
(1)
选择输入解码
S2
L
L
H
H
注意:
1. H =高电压电平
L =低电压等级
S1
L
H
L
H
CLK一
三州
驱动的
驱动的
驱动的
CLK B
三州
三州
驱动的
驱动的
输出源
PLL
PLL
REF
PLL
PLL关闭
Y
N
Y
N
可用选项, IDT2308
设备
IDT2308-1
IDT2308-1H
IDT2308-2
IDT2308-2
IDT2308-2H
IDT2308-2H
IDT2308-3
IDT2308-3
IDT2308-4
IDT2308-5H
反馈
银行A或B银行
银行A或B银行
银行
B组
银行
B组
银行
B组
银行A或B银行
银行A或B银行
银行A频率
参考
参考
参考
2 X参考
参考
2 X参考
2 X参考
4×参考
2 X参考
Reference/2
B组频率
参考
参考
Reference/2
参考
Reference/2
参考
引用或
参考
(1)
2 X参考
2 X参考
Reference/2
注意:
1.输出相位是不确定的(从输入时钟0°或180 °)。
3
IDT2308
3.3V零延迟时钟乘法器
商用和工业温度范围
零延迟和偏移控制
关闭IDT2308的反馈环路中, FBK针可被驱动,从任何的八个可用的输出管脚。输出驱动FBK引脚意志
是驾驶7pF的总负荷加上任何额外的负载,它驱动。这个输出(相对于所述剩余的输出)的相对负载可调节
输入 - 输出延迟。
对于需要零输入输出延时的应用,所有的输出,包括一个提供反馈应当平等加载。如果输入输出延迟
调整是必需的,使用输出负载差异表来计算反馈输出和剩余产出之间的负载差异。
确保输出同样加载,零输出,输出偏斜。
REF TO CLKA / CLKB延迟 - FBK PIN和CLKA / CLKB引脚之间输出负载差异
1500
1000
REF到CLKA / CLKB延迟( PS )
500
0
-30
-25
-20
-15
-10
-5
0
5
10
15
20
25
30
-500
-1000
-1500
FBK PIN和CLKA / CLKB引脚之间输出负载差异(PF )
4
IDT2308
3.3V零延迟时钟乘法器
商用和工业温度范围
操作条件 - 商业
符号
V
DD
T
A
C
L
C
IN
电源电压
工作温度(环境温度)
低于100MHz的负载电容
负载电容从100MHz至133MHz的
输入电容
(1)
注意:
1.同时适用于REF和FBK 。
参数
测试条件
分钟。
3
0
马克斯。
3.6
70
30
15
7
单位
V
°
C
pF
pF
pF
DC电气特性 - 商业
符号
V
IL
V
IH
I
IL
I
IH
V
OL
V
OH
I
DD -PD
参数
输入低电平
输入高电压电平
输入低电平电流
输入高电流
输出低电压
输出高电压
掉电电流
V
IN
= 0V
V
IN
= V
DD
I
OL
= 8毫安( -1,-2 ,-3,-4 )
I
OL
= 12毫安( -1H , -2H , -5H )
I
OH
= -8mA ( -1,-2 ,-3,-4 )
I
OH
= -12mA ( -1H , -2H , -5H )
REF = 0MHz处(S2 = S1 = H )
100MHz的CLKA ( -1,-2 ,-3,-4 )
100MHz的CLKA ( -1H , -2H , -5H )
I
DD
电源电流
空载输出
在V选择输入
DD
或GND
66MHz的CLKA ( -1,-2 ,-3,-4 )
66MHz的CLKA ( -1H , -2H , -5H )
33MHz的CLKA ( -1,-2 ,-3,-4 )
33MHz的CLKA ( -1H , -2H , -5H )
12
45
70
32
50
18
30
mA
μA
2.4
V
条件
分钟。
2
典型值。
(1)
马克斯。
0.8
50
100
0.4
单位
V
V
μA
μA
V
5
相关元器件产品Datasheet PDF文档

2308-2HDCGI

3.3V ZERO DELAY CLOCK MULTIPLIER
40 IDT

2308-3-00-44-00-00-07-0

PCB Terminal, ROHS COMPLIANT
0 MILL-MAX