MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
3.3伏的CMOS SyncFIFO
TM
256 x 18, 512 x 18, 1,024 x 18,
2048 ×18 ,和4096 ×18
IDT72V205 , IDT72V215 ,
IDT72V225 , IDT72V235 ,
IDT72V245
产品特点:
描述:
该IDT72V205 / 72V215 / 72V225 / 72V235 / 72V245在功能上的COM
兼容版本的IDT72205LB / 72215LB / 72225LB / 72235LB / 72245LB的,
设计地跑了出去3.3V的电源电压非常低的功耗。
这些设备是极高速,低功耗的先入先出( FIFO)的
回忆时钟读写控制。这些FIFO适用
对于各种各样的数据缓冲的需要,如光盘控制器,本地
区域网络( LAN)的,和处理器间通信。
这些FIFO具有18位输入和输出端口。输入端口被控制
通过一个自由运行的时钟( WCLK ) ,和一个输入使能引脚( WEN) 。数据被读出
成在每个时钟周期当同步FIFO
为有效。输出
端口被另一个时钟引脚( RCLK )控制,另一种使能引脚( REN) 。
读时钟( RCLK )可连接到写时钟为单时钟操作
或者两个时钟可以异步运行彼此的双时钟运行。
一输出使能引脚(OE)被设置在读取端口为三态控制
的输出。
在同步FIFO有两个固定的标志,空标志/输出就绪
( EF / OR)和全旗/输入就绪( FF / IR )和两个可编程的标志,
几乎空( PAE )和几乎全部( PAF ) 。在编程的偏载
256× 18位的组织阵列( IDT72V205 )
512× 18位的组织阵列( IDT72V215 )
1,024× 18位的组织阵列( IDT72V225 )
2048 ×18位的组织阵列( IDT72V235 )
4096 ×18位的组织阵列( IDT72V245 )
10纳秒的读/写周期时间
5V输入容限
IDT标准或第一个字告吹时机
单或双寄存器缓冲空和满的标志
在深度和宽度易于扩展
异步或重合读写时钟
异步或同步可编程几乎空
和几乎全部的标志使用默认设置
半满标志功能
输出使能输出数据总线的高impedanc状态
高性能的亚微米CMOS技术
提供64引脚薄型四方扁平封装( TQFP / STQFP )
工业级温度范围( ? 40 ° C至+ 85°C ),可
°
°
功能框图
WCLK
D0-D17
LD
输入寄存器
偏移寄存器
FF / IR
PAF
EF /或
PAE
HF / ( WXO )
写控制
逻辑
逻辑
RAM阵列
256 x 18, 512 x 18
1,024 x 18, 2,048 x 18
4,096 x 18
写指针
FL
WXI
( HF ) / WXO
RXI
RXO
RS
读指针
读控制
逻辑
扩展逻辑
输出寄存器
复位逻辑
OE
Q0-Q17
RCLK
4294 DRW 01
IDT和IDT标识是注册为Integrated Device Technology ,Inc.的商标SyncFIFO是集成设备技术公司的商标。
商用和工业温度范围
1
©2002
集成设备技术, Inc.保留所有权利。产品规格如有变更,恕不另行通知。
2002年2月
DSC-4294/3
IDT72V205 / 72V215 / 72V225 / 72V235 / 72V245 3.3V CMOS SyncFIFO
TM
256 ×18 , 512 ×18 , 1024 ×18 , 2048 ×18 ,4096 ×18
商业和工业
温度范围
描述(续)
序的标志是通过一个简单的状态机控制,并且通过发出启动
加载销(LD)。半满标志( HF)时,可以使用FIFO用于
在一个单一的设备配置。
有操作这些设备的两种可能的时序模式: IDT
标准模式和第一个字落空( FWFT )模式。
在IDT标准模式下,写入到一个空的FIFO中的第一个字将不会出现
上的数据输出线,除非执行一个特定的读操作。读
运算,它由激活的
并实现上升RCLK边缘,
会从内部存储器中的字转移到数据输出线。
在FWFT模式中,写入FIFO为空的第一个字是直接主频
到RCLK信号的3转换后的数据输出线。一
是否
没有被断言为访问的第一个字。
这些器件的深度扩展使用菊花链技术或
第一个字落空模式( FWFT ) 。该
XI
XO
引脚用来扩大
在FIFO中。在深度扩展配置,首先加载( FL )接地上
所述第一设备,并设置到高,在菊花链的所有其他设备。
该IDT72V205 / 72V215 / 72V225 / 72V235 / 72V245使用制造
IDT的高速亚微米CMOS技术。
销刀豆网络gurations
D
16
D
17
GND
RCLK
LD
OE
RS
V
CC
GND
EF
Q
17
Q
16
GND
Q
15
V
CC
销1
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
FL
WCLK
WXI
V
CC
PAF
RXI
FF
WXO / HF
RXO
Q
0
Q
1
GND
Q
2
Q
3
PAE
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
D
15
D
14
D
13
D
12
D
11
D
10
D
9
D
8
D
7
D
6
D
5
D
4
D
3
D
2
D
1
D
0
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
Q
14
Q
13
GND
Q
12
Q
11
V
CC
Q
10
Q
9
GND
Q
8
Q
7
Q
6
Q
5
GND
Q
4
V
CC
4294 DRW 02
TQFP ( PN64-1 ,订货代码: PF )
STQFP ( PP64-1 ,订货代码: TF )
顶视图
2
IDT72V205 / 72V215 / 72V225 / 72V235 / 72V245 3.3V CMOS SyncFIFO
TM
256 ×18 , 512 ×18 , 1024 ×18 , 2048 ×18 ,4096 ×18
商业和工业
温度范围
引脚说明
符号
D0–D17
RS
WCLK
RCLK
OE
LD
名字
数据输入
RESET
写时钟
写使能
读时钟
读使能
OUTPUT ENABLE
负载
I
I
I
I
I
I
I
I
I / O
描述
数据输入一个18位的总线。
RS
置为低电平,内部读和写指针被设置到RAM阵列的第一位置,
FF
PAF
变为高电平,并且
PAE
EF
变低。上电后最初的写操作之前,需要进行重置。
为低电平时,数据被写入FIFO的WCLK低到高的转变,如果FIFO没有满。
为低电平时,数据被写入FIFO的WCLK每低到高的转变。当
is
高电平时,FIFO保持之前的数据。数据将不被写入到FIFO中,如果
FF
是低的。
为低电平时,数据从FIFO中读取RCLK低到高的转变,如果FIFO不为空。
为低电平时,数据从FIFO中读取RCLK每低到高的转变。当
高,
输出寄存器保存以前的数据。数据将不会被从FIFO读出,如果
EF
是低的。
OE
为低电平时,数据输出总线是有效的。如果
OE
为高电平时,输出数据总线将处于高阻抗
状态。
LD
是低电平,在输入端D0- D11,数据被写入偏移量和深度的寄存器上的低到高
在WCLK ,当过渡
是低的。当
LD
是低电平,在输出端Q0- Q11的数据从读
当在RCLK的低到高的转变偏移和深度寄存器,
是低的。
在单个设备或宽度扩展配置,
FL
再加上
WXI
RXI
确定该模式是
IDT标准模式或第一个字告吹( FWFT )模式,以及是否
PAE / PAF
标志
同步或异步。 (见表1 ),菊花链深度扩展配置,
FL
is
接地的第一个设备(第一次加载设备)上,并设置为HIGH在菊花链中的所有其他设备。
在单个设备或宽度扩展配置,
WXI
再加上
FL
RXI
确定该模式
是IDT标准模式或FWFT模式,以及是否
PAE / PAF
标志是同步的或异步的。
(见表1 ),菊花链深度扩展配置,
WXI
被连接到
WXO
(写扩展
从之前的设备中) 。
在单个设备或宽度扩展配置,
RXI
再加上
FL
WXI ,
确定该模式
是IDT标准模式或FWFT模式,以及是否
PAE / PAF
标志是同步的或异步的。
(见表1 ),菊花链深度扩展配置,
RXI
被连接到
RXO
(扩展阅读
从之前的设备中) 。
在IDT标准模式中,
FF
功能被选择。
FF
表示FIFO存储器是否已满。在
在FWFT模式中,
IR
功能被选择。
IR
指示是否有可用空间用于写入到
FIFO存储器。
在IDT标准模式中,
EF
功能被选择。
EF
表示FIFO存储器是否为空。
在FWFT模式,则
OR
功能被选择。
OR
表示是否存在可用的输出有效数据。
PAE
为低电平时,FIFO几乎是空的基于所述偏置编程到FIFO。默认
在复位31空IDT72V205 , 63空IDT72V215 ,和127从空IDT72V225偏移/
72V235/72V245.
PAF
为低电平时,FIFO几乎满基于所述偏移编程到FIFO中。默认的偏移量
复位是31满了IDT72V205 , 63全为IDT72V215 ,和127从全为IDT72V225 / 72V235 / 72V245 。
在单个设备或宽度扩展配置中,设备是超过半满时
HF
为LOW 。在
深度扩展配置中,一个脉冲被发送
WXO
to
WXI
的下一个设备的时候,在最后的位置
FIFO的写入。
在深度扩展配置中,一个脉冲被发送
RXO
to
RXI
的下一个设备的时候,最后
在FIFO中的位置被读出。
数据输出为18位的总线。
+ 3.3V电源引脚。
七接地引脚。
FL
先装
I
WXI
写扩张
输入
I
RXI
扩展阅读
输入
I
FF / IR
全旗/
输入就绪
空旗/
输出就绪
可编程
几乎空标志
可编程
几乎满标志
写扩张
出/半满标志
扩展阅读
OUT
数据输出
动力
O
EF /或
PAE
O
O
PAF
WXO / HF
O
O
RXO
Q0–Q17
V
CC
GND
O
O
3
IDT72V205 / 72V215 / 72V225 / 72V235 / 72V245 3.3V CMOS SyncFIFO
TM
256 ×18 , 512 ×18 , 1024 ×18 , 2048 ×18 ,4096 ×18
商业和工业
温度范围
绝对最大额定值
符号
V
TERM
(2)
T
英镑
I
OUT
等级
端电压
相对于GND
存储
温度
直流输出电流
广告
-0.5 〜+ 5
-55到+125
-50到+50
单位
V
°C
mA
建议的直流工作
条件
符号
V
CC
GND
V
IH
V
IL
(1)
T
A
T
A
参数
电源电压
商业/工业
电源电压
输入高电压
商业/工业
输入低电压
商业/工业
工作温度
广告
工作温度
产业
分钟。
3.0
0
2.0
-0.5
0
-40
典型值。
3.3
0
马克斯。
3.6
0
5.5
0.8
70
85
单位
V
V
V
V
°C
°C
注意:
1.强调超过绝对最大额定值可能会导致
永久损坏设备。这是一个额定值只和功能的操作
该设备在这些或以上的任何其他条件,在操作指示的
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能会影响其可靠性。
2. V
CC
终端而已。
注意:
1. 1.5V下冲被允许为10ns的每秒一次循环。
DC电气特性
(商业: V
CC
= 3.3V ± 0.3V ,T
A
= 0
°
C至+70
°
℃;工业: V
CC
= 3.3V
±
0.3V , TA = -40 ° C至+ 85°C )
IDT72V205
IDT72V215
IDT72V225
IDT72V235
IDT72V245
商业&工业
(1)
t
CLK
= 10 ,15,20纳秒
典型值。
符号
I
LI
(2)
I
LO
(3)
V
OH
V
OL
I
CC1
(4,5,6)
I
CC2
(4.7)
参数
输入漏电流(任何输入)
输出漏电流
输出逻辑“1”的电压,I
OH
= -2毫安
输出逻辑“ 0 ”电压,I
OL
= 8毫安
有源电源电流
待机电流
分钟。
–1
–10
2.4
马克斯。
1
10
0.4
30
5
单位
µA
µA
V
V
mA
mA
注意事项:
1.工业温度范围的产品为15ns的速度等级可作为标准设备。
2.测量0.4
V
IN
V
CC
.
3.
OE
V
IH ,
0.4
V
OUT
V
CC
.
4.测试与输出禁用(我
OUT
= 0).
5. RCLK和WCLK切换,在20 MHz和数据输入的开关频率为10 MHz 。
6.典型I
CC1
= 2.04 + 0.88*f
S
+ 0.02*C
L
*f
S
(单位为mA) 。
这些方程是有效的在下列条件下:
V
CC
= 3.3V ,T
A
= 25
°
C,F
S
= WCLK频率= RCLK频率(以MHz为单位,采用TTL电平) ,数据在f开关
S
/2, C
L
=容性负载(单位为pF ) 。
7,所有输入= V
CC
- 0.2V或GND + 0.2V ,除RCLK和WCLK ,这在20 MHz的切换。
电容
(T
A
= +25
°
C,F = 1.0MHz的)
符号
C
IN
(2)
C
OUT
(1,2)
参数
(1)
输入
电容
产量
电容
条件
V
IN
= 0V
V
OUT
= 0V
马克斯。
10
10
单位
pF
pF
注意事项:
1.取消输出( OE
V
IH
).
2.特征值,而不是目前的测试。
4
IDT72V205 / 72V215 / 72V225 / 72V235 / 72V245 3.3V CMOS SyncFIFO
TM
256 ×18 , 512 ×18 , 1024 ×18 , 2048 ×18 ,4096 ×18
商业和工业
温度范围
AC电气特性
(商业: VCC = 3.3V ± 0.3V , TA = 0 ° C至+ 70°C ;工业: VCC = 3.3V ± 0.3V , TA = -40 ° C至+ 85°C )
广告
IDT72V205L10
IDT72V215L10
IDT72V225L10
IDT72V235L10
IDT72V245L10
符号
f
S
t
A
t
CLK
t
CLKH
t
CLKL
t
DS
t
DH
t
ENS
t
ENH
t
RS
t
RSS
t
RSR
t
RSF
t
OLZ
t
OE
t
OHZ
t
WFF
t
REF
t
PAFA
t
PAFS
t
PAEa
t
PAES
t
HF
t
XO
t
XI
t
XIS
t
SKEW1
t
SKEW2(4)
参数
时钟周期频率
数据访问时间
时钟周期时间
时钟高电平时间
时钟低电平时间
数据建立时间
数据保持时间
使建立时间
能保持时间
复位脉冲宽度
(2)
复位建立时间
复位恢复时间
重置为国旗和输出时间
输出使能,以在低Z输出
(3)
输出使能到输出有效
输出使能到输出高-Z
(3)
写时钟为全旗
读时钟为空标志
时钟异步可编程几乎满标志
写时钟来同步ProgrammableAlmost ,满标志
时钟异步可编程几乎空标志
读时钟来同步可编程几乎空标志
时钟到半满标志
时钟输出扩展
扩展脉冲宽度
扩大建立时间
读时钟&写时钟之间的偏移时间
FF / IR
EF /或
读时钟&写时钟之间的偏移时间
PAE
PAF
分钟。
2
10
4.5
4.5
3
0.5
3
0.5
10
8
8
0
1
3
3
5
14
马克斯。
100
6.5
15
6
6
6.5
6.5
17
8
17
8
17
6.5
Com'l & Ind'l
(1)
IDT72V205L15
IDT72V215L15
IDT72V225L15
IDT72V235L15
IDT72V245L15
分钟。
2
15
6
6
4
1
4
1
15
10
10
0
3
3
6.5
5
6
18
马克斯。
66.7
10
15
8
8
10
10
20
10
20
10
20
10
广告
IDT72V205L20
IDT72V215L20
IDT72V225L20
IDT72V235L20
IDT72V245L20
分钟。
2
20
8
8
5
1
5
1
20
12
12
0
3
3
8
8
8
20
马克斯。
50
12
20
10
10
12
12
22
12
22
12
22
12
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
注意事项:
1.工业温度范围的产品为15ns的速度等级可作为标准设备。所有其他速度等级可通过特殊订单。
2.脉冲宽度小于最小值是不允许的。
3.价值由设计保证,目前尚未进行测试。
4. t
SKEW2
适用于同步
PAE
和同步
PAF
只。
3.3V
330Ω
D.U.T.
AC测试条件
输入脉冲电平
输入上升/下降时间
输入定时基准水平
输出参考电平
输出负载
GND到3.0V
3ns
1.5V
1.5V
见图1
5
510Ω
30pF*
4294 DRW 03
图1.输出负载
*包括夹具和范围电容。
相关元器件产品Datasheet PDF文档

IDT72V205L10PFG

FIFO, 256X18, 6.5ns, Synchronous, CMOS, PQFP64, GREEN, PLASTIC, TQFP-64
0 IDT

IDT72V205L10PFI

3.3 VOLT CMOS SyncFIFO 256 x 18, 512 x 18, 1,024 x 18, 2,048 x 18, and 4,096 x 18
22 IDT

IDT72V205L10PFI

3.3 VOLT CMOS SyncFIFO 256 x 18, 512 x 18, 1,024 x 18, 2,048 x 18, and 4,096 x 18
21 IDT

IDT72V205L10TF

3.3 VOLT CMOS SyncFIFO 256 x 18, 512 x 18, 1,024 x 18, 2,048 x 18, and 4,096 x 18
18 IDT

IDT72V205L10TF

3.3 VOLT CMOS SyncFIFO 256 x 18, 512 x 18, 1,024 x 18, 2,048 x 18, and 4,096 x 18
23 IDT

IDT72V205L10TFI

3.3 VOLT CMOS SyncFIFO 256 x 18, 512 x 18, 1,024 x 18, 2,048 x 18, and 4,096 x 18
28 IDT
    IDT72V205L10PF
    应用领域和描述
    先进先出芯片

    3.3 VOLT CMOS SyncFIFO 256 x 18, 512 x 18, 1,024 x 18, 2,048 x 18, and 4,096 x 18
    3.3伏的CMOS SyncFIFO 256 ×18 , 512 ×18 , 1024 ×18 , 2048 ×18 ,以及4096 ×18

    总25页 (216K) INTEGRATED DEVICE TECHNOLOGY
    INTEGRATED DEVICE TECHNOLOGY
    第一页预览: