MAX5131 [MAXIM]

High-Voltage.Low-Power Linear Regulators for Notebook Computers[MAX1615/MAX1616/MAX1615EUK-T/MAX1616EUK-T ] ; 高Voltage.Low功耗线性稳压器,用于笔记本电脑[ MAX1615 / MAX1616 / MAX1615EUK -T / MAX1616EUK - T]\n
MAX5131
型号: MAX5131
厂家: MAXIM INTEGRATED PRODUCTS    MAXIM INTEGRATED PRODUCTS
描述:

High-Voltage.Low-Power Linear Regulators for Notebook Computers[MAX1615/MAX1616/MAX1615EUK-T/MAX1616EUK-T ]
高Voltage.Low功耗线性稳压器,用于笔记本电脑[ MAX1615 / MAX1616 / MAX1615EUK -T / MAX1616EUK - T]\n

稳压器 电脑
文件: 总20页 (文件大小:224K)
中文:  中文翻译
下载:  下载PDF数据表文档文件
19-1429; Rev 0; 2/99  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
___________________________________ ___________________________________  
M AX5130/M AX5131、内部高精度バンドギャップ  
リファレンス及び出力アンプ内蔵の低電力13ット電圧  
出力D/Aンバータ(DAC)です。M AX5130+5V源  
で動作し、+ 2 .5 V 内部プリファレンスを備え、  
単一電源動作  
+ 5 V (M A X 5 1 3 0 )  
+ 3 V (M A X 5 1 3 1 )  
+4.0955Vフルスケール出力範囲を提供します。必要  
に応じて、ユーザは内部電圧リファレンス(<10ppm /℃)  
をオ-バライドして外部リファレンスを使用できます。  
M AX5131+3V動作し、+1.25V内部リファレンスを  
フルスケール出力範囲  
+ 4 .0 9 5 5 V (M A X 5 1 3 0 )  
+ 2 .0 4 7 7 5 V (M A X 5 1 3 1 )  
備え、+2.04775Vフルスケール出力範囲を提供します。  
いずれのデバイスも消費電流は僅か500µA、パワー  
ダウンモードではさらに3µA低減しますらにワー  
内蔵1 0 p p m /℃(m ax)高精度バンドギャップ  
リファレンス  
+ 2 .5 V (M A X 5 1 3 0 )  
アップリセット機能により、ユーザは初期出力状態として  
+ 1 .2 5 V (M A X 5 1 3 1 )  
0Vはミッドスケールに選択することができ、またパワー  
アップ時の出力電圧グリッチが最小限に抑えられます。  
出力オフセットは調節可能  
TM  
M AX5130/M AX5131シリアルインタフェースはSPI 、  
TM  
QSPI びM ICROW IRETM とコンパチブルであるため、複数  
3 線シリアルインタフェース:  
S P I/Q S P I/M IC R O W IR E ンパチブル  
のデバイスのカスケード接続に適しています。各DAC入力  
レジスタにDACジスタが続く形で構成されたダブルバッ  
ファ付入力を備えています。16ットシフトレジスタに  
よって、データが入力レジスタにロードされます。DACジ  
スタは、入力レジスタと同時又は独立に更新できます。  
ピン設定可能なシャットダウンモード及びパワー  
アップリセット(力電圧を0 V 又はミッドスケール  
に設定)  
いずれのデバイスも16QSOPッケージで供給されて  
おり、温度範囲は拡張工業用(-40+85)ものが用意  
されています。ピンコンパチブルの14ットアップグレード  
製品は、M AX5170/M AX5172ータシートを参照して下  
さい。ピンコンパチブルの1 2ットバージョンは、  
M AX5120/M AX5121ータシートを参照して下さい。  
バッファ付出力:5 kΩ¦¦1 0 0 p F は4 ~2 0 m A 負荷  
を駆動可能  
パッケージ:省スペース1 6 ピンQ S O P  
1 2 ビットM A X 5 1 2 0 /M A X 5 1 2 1 のピンコンパチブル  
アップグレード製品  
アプリケーショ_______________________  
工業用プロセス制御  
ピンコンパチブルの1 4 ビットアップグレード製品も  
入手可能:M A X 5 1 7 0 /M A X 5 1 7 2  
自動試験機器(ATE)  
ディジタルオフセット及び利得調節  
モーションコントロール  
µP御機器  
ピン配_______________________________  
___________________________________  
PIN-  
PACKAGE  
INL  
(LSB)  
PART  
TEMP. RANGE  
TOP VIEW  
OS  
OUT  
1
2
3
4
5
6
7
8
16 V  
DD  
MAX5130AEEE  
MAX5130BEEE  
MAX5131AEEE  
MAX5131BEEE  
-40°C to +85°C  
-40°C to +85°C  
-40°C to +85°C  
-40°C to +85°C  
16 QSOP  
16 QSOP  
16 QSOP  
16 QSOP  
±0.5  
±1  
15 REFADJ  
14 REF  
RSTVAL  
PDL  
±1  
±2  
MAX5130  
MAX5131  
13 AGND  
12 PD  
CLR  
CS  
11 UPO  
10 DOUT  
DIN  
SCLK  
9 DGND  
SPIQSPIM otorola, Inc.商標です。  
M ICROW IRENational Sem iconductor Corp.商標です。  
QSOP  
________________________________________________________________ Maxim Integrated Products  
1
無料サンプル及び最新版データシートの入手にはマキシム社のホームページをご利用下さい。http://w w w .m axim -ic.com  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
ABSOLUTE MAXIMUM RATINGS  
V
DD  
to AGND, DGND...............................................-0.3V to +6V  
Maximum Current into Any Pin............................................50mA  
AGND to DGND.....................................................-0.3V to +0.3V  
Digital Inputs to DGND.............................................-0.3V to +6V  
Continuous Power Dissipation (T = +70°C)  
A
QSOP (derate 8.00mW/°C above +70°C).....................667mW  
Operating Temperature Range ...........................-40°C to +85°C  
Storage Temperature Range .............................-65°C to +150°C  
Lead Temperature (soldering, 10sec) .............................+300°C  
Digital Outputs (DOUT, UPO) to DGND.....-0.3V to (V + 0.3V)  
DD  
OUT to AGND.............................................-0.3V to (V + 0.3V)  
DD  
OS to AGND ...................................(AGND - 4V) to (V + 0.3V)  
DD  
REF, REFADJ to AGND ..............................-0.3V to (V + 0.3V)  
DD  
Stresses beyond those listed under Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings only, and functional  
operation of the device at these or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to  
absolute maximum rating conditions for extended periods may affect device reliability.  
ELECTRICAL CHARACTERISTICS—MAX5130 (+5V)  
(V = +5V ±10%, OS = AGND = DGND = 0V, 33nF capacitor at REFADJ, internal reference, R = 5k, C = 100pF, T = T  
DD  
to  
L
L
A
MIN  
T
MAX  
, unless otherwise noted. Typical values are at T = +25°C.)  
A
PARAMETER  
SYMBOL  
CONDITIONS  
MIN  
TYP  
MAX  
UNITS  
STATIC PERFORMANCE  
0/MAX531  
Resolution  
N
13  
-0.5  
-1  
Bits  
MAX5130A  
MAX5130B  
0.5  
1
Integral Nonlinearity (Note 1)  
INL  
LSB  
Differential Nonlinearity  
Offset Error (Note 2)  
Gain Error  
DNL  
-1  
1
LSB  
mV  
mV  
V
V
OS  
-10  
-3  
10  
3
GE  
-0.2  
Full-Scale Voltage  
V
FS  
Code = 1FFF hex, T = +25°C  
A
4.0463 4.0955 4.1447  
MAX5130A  
MAX5130B  
3
30  
50  
Full-Scale Temperature  
Coefficient (Note 3)  
TCV  
ppm/°C  
µV/V  
FS  
10  
20  
Power-Supply Rejection Ratio  
REFERENCE  
PSRR  
4.5V V 5.5V  
250  
DD  
Output Voltage  
V
T
= +25°C  
2.5  
16  
24  
0.1  
4
V
REF  
A
MAX5130A  
MAX5130B  
Output Voltage Temperature  
Coefficient  
TCV  
ppm/°C  
REF  
Reference External Load Regulation  
Reference Short-Circuit Current  
REFADJ Current  
V
/I  
0 I  
100µA (sourcing)  
1
7
µV/µA  
mA  
OUT OUT  
OUT  
REFADJ = V  
3.3  
µA  
DD  
DIGITAL INPUT  
Input High Voltage  
V
3
V
V
IH  
Input Low Voltage  
V
IL  
0.8  
1
Input Hysteresis  
V
HYS  
200  
0.001  
8
mV  
µA  
pF  
Input Leakage Current  
Input Capacitance  
I
IN  
V
IN  
= 0 or V  
-1  
DD  
C
IN  
DIGITAL OUTPUTS  
Output High Voltage  
Output Low Voltage  
V
I
= 2mA  
V - 0.5  
DD  
V
V
OH  
SOURCE  
V
OL  
I
= 2mA  
0.13  
0.4  
SINK  
2
_______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
ELECTRICAL CHARACTERISTICS—MAX5130 (+5V) (continued)  
(V = +5V ±10%, OS = AGND = DGND = 0V, 33nF capacitor at REFADJ, internal reference, R = 5k, C = 100pF, T = T  
DD  
to  
L
L
A
MIN  
T
MAX  
, unless otherwise noted. Typical values are at T = +25°C.)  
A
PARAMETER  
SYMBOL  
CONDITIONS  
MIN  
TYP  
MAX  
UNITS  
DYNAMIC PERFORMANCE  
Voltage Output Slew Rate  
Output Settling Time  
SR  
0.6  
20  
V/µs  
µs  
To ±0.5LSB, V  
= 4V  
STEP  
Output Voltage Swing (Note 4)  
OS Input Resistance  
0 to V  
V
DD  
R
83  
121  
2
kΩ  
ms  
OS  
Time Required to Exit Shutdown  
CS = V , f  
= 100kHz,  
DD SCLK  
Digital Feedthrough  
5
nV-s  
V
SCLK  
= 5Vp-p  
POWER REQUIREMENTS  
Power-Supply Voltage (Note 5)  
Power-Supply Current (Note 5)  
Power-Supply Current in Shutdown  
V
4.5  
5.5  
600  
20  
V
DD  
I
DD  
500  
3
µA  
µA  
I
SHDN  
ELECTRICAL CHARACTERISTICS—MAX5131 (+3V)  
(V = +3V ±10%, OS = AGND = DGND = 0V, 33nF capacitor at REFADJ, internal reference, R = 5k, C = 100pF, T = T  
DD  
to  
L
L
A
MIN  
T
MAX  
, unless otherwise noted. Typical values are at T = +25°C.)  
A
PARAMETER  
SYMBOL  
CONDITIONS  
MIN  
TYP  
MAX  
UNITS  
STATIC PERFORMANCE  
Resolution  
N
13  
-1  
Bits  
MAX5131A  
MAX5131B  
1
2
Integral Nonlinearity (Note 1)  
INL  
LSB  
-2  
Differential Nonlinearity  
Offset Error (Note 2)  
Gain Error  
DNL  
-1  
1
LSB  
mV  
mV  
V
V
OS  
-10  
-5  
10  
5
GE  
R
= ∞  
-0.2  
L
Full-Scale Voltage  
V
FS  
Data = 1FFF hex, T = +25°C  
A
2.02317 2.04775 2.07232  
MAX5131A  
MAX5131B  
3
10  
30  
Full-Scale Temperature  
Coefficient (Note 3)  
TCV  
ppm/°C  
µV/V  
FS  
10  
20  
Power-Supply Rejection Ratio  
REFERENCE  
PSRR  
2.7V V 3.3V  
250  
DD  
Output Voltage  
V
T
= +25°C  
1.25  
3
V
REF  
A
MAX5131A  
MAX5131B  
Output Voltage Temperature  
Coefficient  
TCV  
ppm/°C  
REF  
10  
0.1  
4
Reference External Load Regulation  
Reference Short-Circuit Current  
REFADJ Current  
V
/I  
0 I  
100µA (sourcing)  
1
7
µV/µA  
mA  
OUT OUT  
OUT  
REFADJ = V  
3.3  
µA  
DD  
DIGITAL INPUT  
Input High Voltage  
V
2.2  
V
V
IH  
Input Low Voltage  
V
IL  
0.8  
Input Hysteresis  
V
HYS  
200  
mV  
_______________________________________________________________________________________  
3
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
ELECTRICAL CHARACTERISTICS—MAX5131 (+3V) (continued)  
(V = +3V ±10%, OS = AGND = DGND = 0V, 33nF capacitor at REFADJ, internal reference, R = 5k, C = 100pF, T = T  
DD  
to  
L
L
A
MIN  
T
MAX  
, unless otherwise noted. Typical values are at T = +25°C.)  
A
PARAMETER  
SYMBOL  
CONDITIONS  
MIN  
TYP  
0.001  
8
MAX  
UNITS  
µA  
Input Leakage Current  
Input Capacitance  
I
IN  
V
IN  
= 0 or V  
-1  
1
DD  
C
pF  
IN  
DIGITAL OUTPUTS  
Output High Voltage  
V
I
= 2mA  
V - 0.5  
DD  
V
V
OH  
SOURCE  
Output Low Voltage  
V
OL  
I
= 2mA  
0.13  
0.4  
SINK  
DYNAMIC PERFORMANCE  
Voltage Output Slew Rate  
Output Settling Time  
SR  
0.6  
20  
V/µs  
µs  
To ±0.5LSB, V  
= 2V  
STEP  
Output Voltage Swing (Note 4)  
OS Input Resistance  
0 to V  
V
DD  
R
83  
121  
2
kΩ  
ms  
OS  
Time Required to Exit Shutdown  
0/MAX531  
CS = V , f  
= 100kHz,  
DD SCLK  
Digital Feedthrough  
5
nV-s  
V
SCLK  
= 3Vp-p  
POWER REQUIREMENTS  
Power-Supply Voltage (Note 5)  
Power-Supply Current (Note 5)  
Power-Supply Current in Shutdown  
V
2.7  
3.6  
60  
20  
V
DD  
I
DD  
500  
3
µA  
µA  
I
SHDN  
TIMING CHARACTERISTICS—MAX5130 (+5V)  
(V = +5V ±10%, OS = AGND = DGND = 0V, 33nF capacitor at REFADJ, internal reference, R = 5k, C = 100pF, T = T  
DD  
to  
L
L
A
MIN  
T
MAX  
, unless otherwise noted. Typical values are at T = +25°C.)  
A
PARAMETER  
SYMBOL  
CONDITIONS  
MIN  
100  
40  
40  
40  
0
TYP  
MAX  
UNITS  
ns  
SCLK Clock Period  
t
CP  
SCLK Pulse Width High  
SCLK Pulse Width Low  
CS Fall to SCLK Rise Setup Time  
SCLK Rise to CS Rise Hold Time  
SDI Setup Time  
t
ns  
CH  
t
ns  
CL  
t
ns  
CSS  
CSH  
t
ns  
t
DS  
40  
0
ns  
SDI Hold Time  
t
ns  
DH  
SCLK Rise to DOUT Valid  
Propagation Delay Time  
t
C
C
= 200pF  
80  
80  
ns  
ns  
DO1  
DO2  
LOAD  
LOAD  
SCLK Fall to DOUT Valid  
Propagation Delay Time  
t
= 200pF  
t
10  
40  
ns  
ns  
ns  
SCLK Rise to CS Fall Delay Time  
CS Rise to SCLK Rise Hold Time  
CS Pulse Width High  
CS0  
t
CS1  
t
100  
CSW  
4
_______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
TIMING CHARACTERISTICS—MAX5131 (+3V)  
(V = +3V ±10%, OS = AGND = DGND = 0V, 33nF capacitor at REFADJ, internal reference, R = 5k, C = 100pF, T = T  
DD  
to  
L
L
A
MIN  
T
MAX  
, unless otherwise noted. Typical values are at T = +25°C.)  
A
PARAMETER  
SYMBOL  
CONDITIONS  
MIN  
150  
75  
75  
60  
0
TYP  
MAX  
UNITS  
ns  
SCLK Clock Period  
t
CP  
SCLK Pulse Width High  
SCLK Pulse Width Low  
CS Fall to SCLK Rise Setup Time  
SCLK Rise to CS Rise Hold Time  
SDI Setup Time  
t
ns  
CH  
t
ns  
CL  
t
ns  
CSS  
CSH  
t
ns  
t
DS  
60  
0
ns  
SDI Hold Time  
t
ns  
DH  
SCLK Rise to DOUT Valid  
Propagation Delay Time  
t
C
= 200pF  
200  
200  
ns  
ns  
DO1  
DO2  
LOAD  
LOAD  
SCLK Fall to DOUT Valid  
Propagation Delay Time  
t
C
= 200pF  
t
10  
75  
ns  
ns  
ns  
SCLK Rise to CS Fall Delay Time  
CS Rise to SCLK Rise Hold Time  
CS Pulse Width High  
CS0  
t
CS1  
t
150  
CSW  
Note 1: Accuracy is guaranteed as shown in the following table:  
Accuracy Guaranteed  
From Code: To Code:  
20 8191  
40 8191  
V
DD  
(V)  
5
3
Note 2: Offset is measured at the code closest to 10mV.  
Note 3: The temperature coefficient is determined by the “box” method in which the maximum V  
over the temperature range is  
OUT  
divided by T.  
Note 4: Accuracy is better than 1.0LSB for V  
= 10mV to (V - 180mV). Guaranteed by PSR test on end points.  
OUT  
DD  
Note 5: R  
= and digital inputs are at either V or DGND.  
DD  
LOAD  
標準動作特性 ______________________________________________________________________  
(V = +5V (MAX5130), V = +3V (MAX5131), R = 5k, C = 100pF, OS = AGND, T = +25°C, unless otherwise noted.)  
DD  
DD  
L
L
A
MAX5130  
MAX5130  
MAX5130  
INTEGRAL NONLINEARITY  
vs. DIGITAL INPUT CODE  
REFERENCE VOLTAGE  
vs. TEMPERATURE  
DIFFERENTIAL NONLINEARITY  
vs. DIGITAL INPUT CODE  
2.510  
2.505  
2.500  
2.495  
2.490  
0.20  
0.20  
0.15  
0.10  
0.05  
0
0.15  
0.10  
0.05  
0
-0.05  
-0.10  
-0.15  
-0.20  
-0.05  
-0.10  
-0.15  
-0.20  
-60 -40 -20  
0
20 40 60 80 100  
0
2000  
4000  
6000  
8000 10,000  
0
2000  
4000  
6000  
8000 10,000  
TEMPERATURE (°C)  
DIGITAL INPUT CODE  
DIGITAL INPUT CODE  
_______________________________________________________________________________________  
5
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
標準動作特性(き)_________________________________________________________________  
(V = +5V (MAX5130), V = +3V (MAX5131), R = 5k, C = 100pF, OS = AGND, T = +25°C, unless otherwise noted.)  
DD  
DD  
L
L
A
MAX5130  
MAX5130  
MAX5130  
SUPPLY CURRENT vs. TEMPERATURE  
SUPPLY CURRENT vs. SUPPLY VOLTAGE  
SHUTDOWN CURRENT vs. TEMPERATURE  
500  
500  
450  
400  
350  
300  
250  
4.0  
3.5  
3.0  
2.5  
2.0  
1.5  
1.0  
450  
400  
350  
300  
250  
200  
(CODE = 1555 HEX)  
(CODE = 1555 HEX)  
(CODE = 0000 HEX)  
(CODE = 0000 HEX)  
-60 -40 -20  
0
20 40 60 80 100  
4.0  
4.5  
5.0  
5.5  
6.0  
-60 -40 -20  
0
20 40 60 80 100  
0/MAX531  
TEMPERATURE (°C)  
SUPPLY VOLTAGE (V)  
TEMPERATURE (°C)  
MAX5130  
MAX5130  
MAX5130  
FULL-SCALE OUTPUT vs. TEMPERATURE  
DYNAMIC RESPONSE RISE TIME  
FULL-SCALE ERROR vs. RESISTIVE LOAD  
MAX5130/31-09  
4.099  
4.098  
4.097  
4.096  
4.095  
4.094  
4.093  
0.5  
0
CS  
5V/div  
R = 5k  
L
C = 100pF  
L
-0.5  
-1.0  
OUT  
1V/div  
-1.5  
-2.0  
-2.5  
-3.0  
-60 -40 -20  
0
20 40 60 80 100  
0.1  
1
10  
100  
5µs/div  
TEMPERATURE (°C)  
RESISTOR (k)  
MAX5130  
MAJOR CARRY TRANSITION  
MAX5130  
DIGITAL FEEDTHROUGH (SCLK, OUT)  
MAX5130  
DYNAMIC RESPONSE FALL TIME  
MAX5130/31-12  
MAX5130/31-11  
MAX5130/31-10  
SCLK  
2V/div  
CS  
2V/div  
CS  
5V/div  
OUT  
1V/div  
OUT  
OUT  
100mV/div  
AC COUPLED  
1mV/div  
AC COUPLED  
5µs/div  
2µs/div  
5µV/div  
6
_______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
標準動作特性(き)_________________________________________________________________  
(V = +5V (MAX5130), V = +3V (MAX5131), R = 5k, C = 100pF, OS = AGND, T = +25°C, unless otherwise noted.)  
DD  
DD  
L
L
A
MAX5131  
MAX5131  
MAX5131  
DIFFERENTIAL NONLINEARITY  
vs. DIGITAL INPUT CODE  
REFERENCE VOLTAGE  
vs. TEMPERATURE  
INTEGRAL NONLINEARITY  
vs. DIGITAL INPUT CODE  
0.25  
0.15  
1.250  
1.248  
1.246  
1.244  
1.242  
1.240  
0.3  
0.2  
0.1  
0
0.05  
-0.05  
-0.15  
-0.25  
-0.1  
-0.2  
-0.3  
0
2000  
4000  
6000  
8000 10,000  
0
2000  
4000  
6000  
8000 10,000  
-60 -40 -20  
0
20 40 60 80 100  
DIGITAL INPUT CODE  
DIGITAL INPUT CODE  
TEMPERATURE (°C)  
MAX5131  
MAX5131  
MAX5131  
SUPPLY CURRENT vs. TEMPERATURE  
SUPPLY CURRENT vs. SUPPLY VOLTAGE  
SHUTDOWN CURRENT vs. TEMPERATURE  
400  
350  
1.0  
0.8  
0.6  
0.4  
0.2  
0
400  
375  
350  
325  
300  
275  
250  
CODE = 1555 HEX  
CODE = 1555 HEX  
300  
250  
200  
CODE = 0000 HEX  
150  
100  
CODE = 0000 HEX  
-60 -40 -20  
0
20 40 60 80 100  
-60 -40 -20  
0
20 40 60 80 100  
2.5  
2.7  
2.9  
3.1  
3.3  
3.5  
3.7  
TEMPERATURE (°C)  
TEMPERATURE (°C)  
SUPPLY VOLTAGE (V)  
MAX5131  
MAX5131  
MAX5131  
FULL-SCALE OUTPUT vs. TEMPERATURE  
FULL-SCALE OUTPUT vs. RESISTIVE LOAD  
DYNAMIC RESPONSE RISE TIME  
MAX5130/31-21  
2.046  
2.044  
2.042  
2.040  
2.038  
2.036  
0.5  
0
R = 5kΩ  
C = 100pF  
L
L
CS  
2V/div  
-0.5  
-1.0  
-1.5  
OUT  
500mV/div  
-60 -40 -20  
0
20 40 60 80 100  
0.1  
1
10  
100  
2µs/div  
TEMPERATURE (°C)  
RESISTOR (k)  
_______________________________________________________________________________________  
7
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
標準動作特性(き)_________________________________________________________________  
(V = +5V (MAX5130), V = +3V (MAX5131), R = 5k, C = 100pF, OS = AGND, T = +25°C, unless otherwise noted.)  
DD  
DD  
L
L
A
MAX5131  
MAJOR CARRY TRANSITION  
MAX5131  
DIGITAL FEEDTHROUGH (SCLK, OUT)  
MAX5131  
DYNAMIC RESPONSE FALL TIME  
MAX5130/31-24  
MAX5130/31-23  
MAX5130/31-22  
CS  
2V/div  
SCLK  
2V/div  
CS  
2V/div  
OUT  
OUT  
OUT  
100mV/div  
AC COUPLED  
500µV/div  
AC COUPLED  
500mV/div  
0/MAX531  
5µs/div  
2µs/div  
2µs/div  
端子説明 __________________________________________________________________________  
端子  
名称  
機ꢀ能  
1
2
OS  
オフセット調節(ナログ入力)  
OUT  
アナログ出力電圧。シャットダウン中はハイインピーダンス。  
リセット値入力(ィジタル入力)  
1V に接続すると出力リセット値がミッドスケールになります。  
3
RSTVAL  
DD  
0DGND接続すると0V出力リセット値になります。  
パワーダウンロックアウト(ィジタル入力)  
1通常動作  
0シャットダウンを禁止(バイスをパワーダウンすることができなくなります)  
4
5
PDL  
CLR  
リセットDAC(ィジタル入力)DAC予め決められた(RSTVAL)出力状態にクリアします。DACを  
クリアすると、そのDACソフトウェアシャットダウン状態が解除されます。  
6
7
CS  
アクティブローチップセレクト入力(ィジタル入力)  
シリアルデータ入力。データはSCLK立上がりエッジで同期入力されます。  
シリアルクロック入力  
DIN  
8
SCLK  
DGND  
DOUT  
UPO  
9
ディジタルグランド  
10  
11  
シリアルデータ出力  
ユーザ設定出力(ィジタル出力)  
パワーダウン入力(ィジタル入力)PDL = V のときにPDハイにすると、ICシャットダウン状態に  
なります。最大シャットダウン電流は20µAす。  
DD  
12  
13  
PD  
AGND  
アナロググランド  
バッファ付リファレンス出力/力。内部リファレンスモードにおいては、リファレンスバッファが公称+2.5V  
(M AX5130)又は+1.25V(M AX5131)の出力を供給します(REFADJで外部調整可能)。外部リファレンスモードにおい  
ては、REFADJVDDにすることで内部リファレンスをディセーブルして、外部リファレンスをREFに印加して下さい。  
14  
REF  
アナログリファレンス調節入力。33nFンデンサでAGNDバイパスして下さい。外部リファレンスを使用  
15  
16  
REFADJ  
する場合はV に接続して下さい。  
DD  
V
DD  
正電源。4.7µFンデンサと0.1µFンデンサを並列にしたものでAGNDバイパスして下さい。  
8
_______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
CS DIN SCLK  
V
DD  
AGND DGND  
PDL  
PD  
SR  
CONTROL  
16-BIT  
SHIFT REGISTER  
DOUT  
LOGIC  
OUTPUT  
UPO  
OS  
R
RSTVAL  
CLR  
DECODE  
CONTROL  
13  
0.6384R  
INPUT  
REGISTER  
DAC  
REGISTER  
MAX5130  
MAX5131  
OUT  
DAC  
GAIN = 1.6384X  
2X  
(1X)  
2.5V, (1.25V)  
BANDGAP 1.25V  
REFERENCE  
4k  
REFERENCE  
BUFFER  
( ) FOR MAX5131 ONLY  
REFADJ  
REF  
1. 略化ファンクションダイアグラム  
___________________________________  
M AX5130/M AX5131 13ット電圧出力DAC3線  
シリアルインタフェースで簡単に設定できます。これら  
DAC16ットデータイン/ータアウト・シフト  
レジスタを含み、又入力レジスタ及びDACジスタから  
なるダブルバッファ入力を備えています。さらに、これら  
のデバイスは高精度バンドギャップリファレンス及び  
トリミングされた内部抵抗により、1.6384V/V利得  
を実現して出力電圧スイングを最大限に広げています  
(1)。M AX5130/M AX5131、出力アンプのオフ  
セット調節ピンの使用によりDAC力のDCフトが可能  
になっています。フルスケール出力電圧はM AX5130  
+4.0955VM AX5131+2.04775Vす。これら  
DAC、ディジタル入力コードに比例する重み付き  
出力電圧を生成する反転R-2Rダーネットワーク(2)  
を使用して設計されています。  
OS  
R
0.6384R  
OUT  
R
R
R
2R  
D0  
2R  
D10  
2R  
D11  
2R  
2R  
D12  
REF*  
AGND  
SHOWN FOR ALL 1s ON DAC  
*INTERNAL 2.5V (MAX5130) AND 1.25V (MAX5131) OR EXTERNAL REFERENCE.  
内部リファレンス  
M AX5130びM AX5131いずれも内蔵高精度バンド  
ギャップリファレンスを使用して+2.5V(M AX5130)又  
+1.25V(M AX5131)の出力電圧を生成します。温度  
係数は僅か10ppm /℃(m ax)で、REFピンは最大100µA  
までのソースとなることができますが、100pFを超え  
る容量性負荷があると不安定になります。リファレンス  
2. 略化反転R-2R DAC造  
_______________________________________________________________________________________  
9
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
電圧の微調整(1% )REFAD Jを使用できます。図3a  
(M AX5130)及び図3b(M AX5131)に示す回路を使用し  
てこの調節を行って下さい。REFADJAGND間に  
33nFンデンサを接続するとDAC低ノイズで動作し  
ます。大きなコンデンサ値も使用できますが、その場合  
はスタートアップディレーが長くなります。スタート  
アップディレーの時定数(τ)REFADJの入力インピー  
ダンス4kΩ及びCREFADJによって決まります。  
の利得により、フルスケール出力+2.04775V実現し  
ています。M AX5130方は、+2.5Vファレンスを  
使用してフルスケール出力+4.0955V実現しています。  
出力アンプは、5kΩと100pFの並列負荷の場合に標準  
スルーレートが0.6V/µsで、±0.5LSBのセトリング  
時間が20µs以内です。負荷が1kΩ以下の場合、性能が  
劣化します。  
出力オフセット電圧は、OSンを使用して調節できま  
す。例えば、+1Vオフセットを実現するには、OSに  
-1.566V印加して下さい(フセッ= -[出力バッファ  
-1]VOS)これにより、出力電圧範囲は+1V~  
(1V + VREF1.6384V/V)となります。DAC出力範囲  
は、この場合でも最大出力電圧仕様によって制限される  
ことに注意して下さい。  
τ = 4kΩ・CREFADJ  
外部リファレンス  
REFピンに外部リファレンスを印加できます。REFADJ  
VD Dに引き上げることにより、内部リファレンスを  
ディセーブルして下さい。これにより、外部リファ  
レンス信号(ACDCース)REFピンにフィードす  
ることができます。適正動作のためには、VREFの入力  
電圧範囲リミット0V(VDD -1.4V)を超えないように  
して下さい。  
0/MAX531  
パワーダウンモード  
M AX5130/M AX5131ソフトウェア及びハードウェア・  
プログラマブル(PD)シャットダウンモードを備え  
ています。このモードでは標準消費電流が3µA低減し  
ます。ソフトウェアシャットダウンモードに入るには、  
1示すようにDAC制御シーケンスを設定して下さい。  
次式で出力電圧を求めて下さい(REFADJ = VDDOS =  
AGND)。  
VOUT = [VREF・(NB/8192)]・1.6384V/V  
シャットダウンモード時のアンプ出力はハイインピー  
ダンスになり、シリアルインタフェースはアクティブ  
状態に留まります。入力レジスタのデータは保存され  
るため、M AX5130/M AX5131通常動作状態に戻った  
時に、シャットダウン以前の出力状態を呼び戻すこと  
ができます。シャットダウンモードを解除するには、入力  
レジスタ及びDACジスタを同時にロードするか、DAC  
レジスタを入力レジスタから更新して下さい。シャット  
ダウンモードから戻った時は、リファレンスが落ち着く  
まで2m s待って下さい。外部リファレンスを使用する  
場合、DAC出力は僅か20µsで安定化します。  
ここで、N BM AX5130/M AX5131入力コードの  
数値(08 1 9 1 )、VR E F外部リファレンス電圧、  
1.6384V/V内部出力アンプの利得です。REFピンの  
入力抵抗は最小値が40kΩで、コードに依存します。  
出力アンプ  
M AX5130/M AX5131出力アンプはトリミングされ  
た抵抗分圧器を使用して利得を+1.6384V/V設定し、  
利得誤差を最小限に抑えています。M AX5131内蔵  
レーザトリミング+1.25Vファレンス及び出力バッファ  
+3V  
+5V  
15k  
MAX5131  
90k  
MAX5130  
400k  
400k  
100k  
100k  
REFADJ  
REFADJ  
33nF  
33nF  
3a. M AX5130リファレンス調節回路  
3b. M AX5131リファレンス調節回路  
10 ______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
1. リアルインタフェースのプログラミングコマンド  
16-BIT SERIAL WORD  
FUNCTION  
C2  
C1  
C0  
D12 ............... D0  
0
0
0
0
1
1
1
1
1
0
0
1
1
0
0
1
1
1
0
1
0
1
1
0
0
1
1
XXXXXXXXXXXXX  
13-Bit DAC Data  
13-Bit DAC Data  
XXXXXXXXXXXXX  
XXXXXXXXXXXXX  
XXXXXXXXXXXXX  
XXXXXXXXXXXXX  
1XXXXXXXXXXXX  
00XXXXXXXXXXX  
No operation.  
Load input register; DAC register unchanged.  
Simultaneously load input and DAC registers; exit shutdown.  
Update DAC register from input register; exit shutdown.  
Shutdown DAC (provided PDL = 1).  
UPO goes low (default).  
UPO goes high.  
Mode 1; DOUT clocked out on SCLK’s rising edge.  
Mode 0; DOUT clocked out on SCLK’s falling edge (default).  
X = 任意  
パワーダウンロックアウト入力(PDL)  
V
DD  
パワーダウンロックアウトピン(PDL)ローの場合、  
シャットダウンがディセーブルされます。シャット  
ダウンモードにおいて、PDLがハイからローに遷移する  
と、D AC ウェイクアップします。この時出力は、  
パワーダウン前の状態に設定されたままになっています。  
PDLは、デバイスを非同期でウェイクアップするために  
使用することもできます。  
SS  
DIN  
MOSI  
SCK  
SPI/QSPI  
PORT  
(PIC16/PIC17)  
MAX5130  
MAX5131  
SCLK  
パワーダウン入力(P D )  
PDハイに引き上げると、M AX5130/M AX5131は  
シャットダウンモードになります。PDローに引き下げ  
てもM AX5130/M AX5131通常動作に戻りません。  
パワーダウンモードを解除するには、PDLのハイから  
ローへの遷移、あるいはシリアルインタフェースを  
通じた適切なコマンド(1)が必要です。  
CS  
I/O  
( ): PIC16/PIC17 ONLY  
CPOL = 0, CPHA = 0  
(CHE = 1, CKP = 0, SMP = 0,  
SSPM3–SSPM0 = 0001)  
4. SPI/QSPIンタフェースの接続(PIC16/PIC17)  
シリアルインタフェースの構成  
SPI/Q SPI/M ICRO W IRE/PIC16/PIC17)  
M AX5130/M AX51313シリアルインタフェース  
は、SPIQSPIPIC16/PIC17(4)及びM ICROW IRE  
(5)とコンパチブルです。2イト長のシリアル入力  
ワードは3の制御ビット及び13のデータビット  
(M SB先頭とするフォーマット)含んでいます(2)。  
SK  
SCLK  
MICROWIRE  
PORT  
MAX5130  
MAX5131  
SO  
I/O  
DIN  
CS  
M AX5130/M AX5131ディジタル入力はダブルバッ  
ファになっているため、ユーザは以下の作業を行うこと  
ができます。  
D AC ジスタを更新することなく入力レジスタに  
5. M ICROW IREンタフェースの接続  
ロードすること。  
入力レジスタからのデータでDAC更新すること。  
入力及びDACジスタを同時に更新すること。  
______________________________________________________________________________________ 11  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
この期間中にCSがローの状態で、16ットの入力ワード  
21イトパケット(SPIM ICROW IREPIC16/  
PIC17ンパチブル)送ることができます。制御ビット  
C2C1C0(1)は下記を決定します。  
PIC17SSPジュール付のPIC16の  
インタフェース  
M AX5130/M AX5131、同期シリアルポート(SSP)  
モジュールを使用したPIC16/PIC17ントローラ(µC)  
とコンパチブルです。SPI信を確立するには、図4に  
示すようにコントローラを接続し、PIC16/PIC17同期  
シリアルポート制御レジスタ(SSPC O N )と同期シリ  
アルポート状態レジスタ(SSPSTAT)を表34示す  
ビットパターンに初期化することにより、PIC 16/  
PIC17システムマスターとして設定して下さい。  
どのクロックエッジでDOUTがシリアルインタフェース  
を通じて同期出力されるか  
ユーザ設定可能なロジック出力の状態  
シャットダウン後のデバイスの設定  
6一般タイミング図に、データ取得の方法が図解され  
ています。デバイスがデータを受け取るためには、CS  
がローであることが必要です。CSがローの状態で、DIN  
のデータがSCLK立上がりエッジでレジスタに同期  
入力されます。CSがハイに遷移する時、データは3つ  
の制御ビットC2C1C0設定に従って入力レジ  
スタ及び/DAC ジスタにラッチされます。適正  
動作が保証された最大シリアルクロック周波数は、  
M AX513010M H z、M AX51316.6M H zです。  
7、シリアルインタフェースの詳細タイミング図を  
示します。  
SPIードにおいては、PIC16/PIC17 µC8ットの  
データを同期して送信し、同時に受信できます。DAC  
3の制御ビット及び13のデータビットをフィード  
するには、2の連続した8ット書込み(6)が必要で  
す。DINータはシリアルクロックの立下がりエッジで  
遷移し、SCLK立上がりエッジでDAC同期入力され  
ます。DIN最初の8ットは、3の制御ビット(C2、  
C1C0)及び最初の5のデータビット(D12D8)  
を含んでいます。2目の8ットワードは、残りの  
ビット(D7D0)を含んでいます。  
0/MAX531  
2. リアルデータフォーマット  
MSB ............................................................................... LSB  
16 BITS OF SERIAL DATA  
Control Bits  
C2, C1, C0  
MSB ..... Data Bits ..... LSB  
D12................................D0  
CS  
COMMAND  
EXECUTED  
SCLK  
DIN  
1
8
9
16  
D6 D5 D4 D3 D2 D1 D0  
C1  
C0  
D11 D10  
D9 D8  
C2  
D12  
D7  
6. リアルインタフェースのタイミング  
t
CSW  
CS  
t
CSH  
t
t
CSS  
CS0  
t
CS1  
SCLK  
t
CH  
t
CL  
t
CP  
DIN  
t
DS  
t
DH  
t
t
DO1  
DO2  
DOUT  
7. リアルインタフェースの詳細タイミング  
12 ______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
3. SSPCO Nジスタ内容の詳細  
MAX5130/MAX5131  
SYNCHRONOUS SERIAL-PORT CONTROL REGISTER  
(SSPCON)  
CONTROL BIT  
SETTING  
WCOL  
BIT7  
BIT6  
X
X
Write Collision Detection Bit  
SSPOV  
Receive Overflow Detection Bit  
Synchronous Serial Port Enable Bit  
0: Disables serial port and configures these pins as I/O port pins.  
1: Enables serial port and configures SCK, SDO and SCI as  
serial-port pins.  
SSPEN  
BIT5  
1
CKP  
BIT4  
BIT3  
BIT2  
BIT1  
BIT0  
0
0
0
0
1
Clock Polarity Select Bit. CKP = 0 for SPI master-mode selection.  
SSPM3  
SSPM2  
SSPM1  
SSPM0  
Synchronous Serial Port Mode Select Bit. Sets SPI master mode  
and selects f  
= f  
/ 16.  
CLK  
OSC  
X = 任意  
4. SSPSTATレジスタ内容の詳細  
MAX5130/MAX5131  
SYNCHRONOUS SERIAL-PORT CONTROL REGISTER  
(SSPSTAT)  
CONTROL BIT  
SETTINGS  
SPI Data Input Sample Phase. Input data is sampled at the mid-  
dle of the data output time.  
SMP  
BIT7  
BIT6  
0
SPI Clock Edge Select Bit. Data will be transmitted on the rising  
edge of the serial clock.  
CKE  
1
D/A  
P
BIT5  
BIT4  
BIT3  
BIT2  
BIT1  
BIT0  
X
X
X
X
X
X
Data Address Bit  
Stop Bit  
S
Start Bit  
R/W  
UA  
BF  
Read/Write Bit Information  
Update Address  
Buffer Full Status Bit  
X = 任意  
シリアルデータ出力  
ユーザ設定可能な出力(U PO )  
内部シフトレジスタの内容はD O U Tにシリアルで出力  
されるため、複数のデバイスのデイジーチェーン接続  
( アプリケーション情報参照)びデータの読み戻し  
が可能です。M AX5130/M AX5131、シリアル  
クロックの立上がりエッジ(ード1)又は立下がりエッジ  
(ード0)でデータをシフトアウトするように設定でき  
ます。後者はパワーアップ時のデフォルトで、1 6  
クロックサイクルの遅れを提供するため、SPIQSPI、  
M ICROW IREPIC16/PIC17ンパチビリティが維  
持されます。モード1おいて、出力データはDINり  
15.5ロックサイクル遅れます。パワーダウン時に  
は、DOUTはシャットダウン前の最後のディジタル状態  
を保持します。  
UPO能により、シリアルインタフェースセットアップ  
を通じて外部デバイスを制御できます(1)。このため、  
必要なマイクロコントローラI/Oート数が減ります。  
パワーダウン中、この出力は、シャットダウン前の最  
後のディジタル状態を保持します。CLRがローに引き  
下げられると、UPOウェイクアップの後でデフォルト  
状態にリセットされます。  
______________________________________________________________________________________ 13  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
オフセット誤差  
アプリケーション情___________________  
オフセット誤差(8c)は、理想的なオフセットポイント  
定義  
と実際のオフセットポイント間の差です。DAC場合、  
オフセットポイントはディジタル入力がゼロの時の  
ステップ値です。この誤差は全てのコードに対して同  
量の影響を与え、通常はトリミングによって補償する  
ことができます。  
積分非直線性(IN L)  
積分非直線性(8a)は実際の伝達関数値の直線からの  
偏差です。この直線は、最良の直線フィット(際の伝  
達曲線に最も近い近似)るいはオフセット及び利得誤  
差をヌル()した後に伝達関数の終点間を結んだ線  
です。DAC場合、偏差は各ステップで測定されます。  
利得誤差  
利得誤差(8d)は、オフセット誤差をゼロにした状態  
における伝達曲線のフルスケール出力電圧の理想値と  
実際値の間の差です。この誤差は伝達関数の傾きを  
変化させ、各ステップで同じ比率の誤差となります。  
微分非直線性(D N L)  
微分非直線性(8b)は、実際のステップの高さと1LSB  
の理想的な値の間の差です。DNLの大きさが1LSB満  
であれば、そのDAC ミッシングコードがないこと、  
及び単調であることが保証されます。  
0/MAX531  
7
6
6
1 LSB  
5
4
5
DIFFERENTIAL LINEARITY  
ERROR (-1/4 LSB)  
4
AT STEP  
011 (1/2 LSB )  
3
2
3
2
1
0
1 LSB  
DIFFERENTIAL  
LINEARITY ERROR (+1/4 LSB)  
AT STEP  
001 (1/4 LSB )  
1
0
000 001 010 011 100 101 110 111  
DIGITAL INPUT CODE  
000  
001  
010  
011  
100  
101  
DIGITAL INPUT CODE  
8a. 分非直線性  
8b. 分非直線性  
IDEAL FULL-SCALE OUTPUT  
GAIN ERROR  
ACTUAL  
DIAGRAM  
7
3
2
1
0
(-1 1/4 LSB)  
ACTUAL  
OFFSET  
POINT  
6
5
IDEAL DIAGRAM  
IDEAL DIAGRAM  
ACTUAL  
FULL-SCALE  
OUTPUT  
OFFSET ERROR  
(+1 1/4 LSB)  
4
0
IDEAL OFFSET  
POINT  
000  
001  
010  
011  
000 100  
101  
110  
111  
DIGITAL INPUT CODE  
DIGITAL INPUT CODE  
8c. フセット誤差  
8d. 得誤差  
14 ______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
セトリング時間  
OS  
+5V/+3V  
セトリング時間は、遷移の開始からD AC 力がコン  
バータの仕様精度内の新しい出力値に落ち着くまでに  
要する時間です。  
REF  
V
DD  
R
MAX5130  
MAX5131  
ディジタルフィードスルー  
0.6384R  
ディジタルフィードスルーは、ディジタル入力の遷移  
時にDAC 出力で生じるノイズです。このノイズは、  
適正な基板レイアウトとグランディングによってかな  
り削減できますが、DACのものに起因するフィード  
スルーはある程度常に存在します。  
DAC  
OUT  
AGND  
DGND  
GAIN = 1.638V/V  
ユニポーラ出力  
9. 部(+1.25V/+2.5V)又は外部リファレンスを  
使用したユニポーラ出力回路(OS = AGND)。  
外部リファレンスを使用する場合は、REFADJ  
VDDに引き上げて下さい。  
9、M AX5130/M AX5131利得1.6384V/Vユニ  
ポーラ、レイルトゥレイル®動作にセットアップした例  
を示します。+2.5部リファレンスを使用した場合、  
M AX51300V+4.0955Vユニポーラ出力範囲を  
保証できます。M AX5131、内蔵+1.25Vファレンス  
によって0V+2.04775V出力範囲を提供します。  
5、ユニポーラ出力電圧のコード例を示します。図10  
に示すように、OSンに適当な電圧を接続するだけで  
出力電圧にオフセットを付加できます。  
OS  
+5V/+3V  
REF  
+
REFADJ  
V
OS  
V
DD  
R
MAX5130  
MAX5131  
0.6384R  
バイポーラ出力  
DAC  
OUT  
M AX5130/M AX513111示す回路を使用して  
ユニティゲインのバイポーラ動作(OS = OUT)に設定でき  
ます。出力電圧VOUTは次式によって与えられます。  
AGND  
DGND  
VOUT = VREF[{G(NB/8192)} - 1]  
10. DAC出力にオフセットを付加する回路  
ここで、NBDACバイナリ入力コードの数値、VREF  
は内部(は外部)精度リファレンスの電圧、G全利得  
です。図11アプリケーション回路は、M AX5130/  
M AX5131外側でユニティゲイン構成の低コストオペ  
アンプ(M AX4162)を使用しています。これにより、全  
回路利得は2V/Vなります。表6、バイポーラ出力  
電圧のコードの例を示します。  
+5V/+3V  
50k  
OS  
50k  
V+  
REF  
V
DD  
R
MAX5130  
MAX5131  
0.6384R  
V
OUT  
DAC  
CLR  
リセット(RSTVAL)及びクリア(  
)能  
OUT  
MAX4162  
M AX5130/M AX5131 DAC、出力をRSTVAL設定  
に依存する特定の値にリセットするクリアピン(CLR)を  
備えています。CLRがローに引き下げられた時、RSTVAL  
= DGNDあると出力は0設定され、RSTVAL = VDD  
であると出力はミッドスケールに設定されます。  
V-  
DGND  
AGND  
11. 部(+1.25V/+2.5V)又は外部リファレンスを  
使用したユニティゲインバイポーラ出力回路  
(OS = AGND)。外部リファレンスを使用する  
場合は、REFADJVDDに引き上げて下さい。  
CLRピンは、最小入力抵抗40kΩと直列のダイオードを  
通じて電源電圧(VDD)接続されています。ディジタル  
電圧がデバイスの電源電圧よりも高いと小さな入力電流  
が流れますが、この電流は(VCLR -VDD-0.5V)/40kΩ  
に制限されます。  
注記:D AC クリアすると、ソフトウェアシャット  
ダウンが解除されます(PD = 0)。  
レイルトゥレイルは日本モトローラの登録商標です。  
______________________________________________________________________________________ 15  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
5. ニポーラコード表(利得 = +1.6384V)  
ANALOG OUTPUT  
DAC CONTENTS  
INTERNAL REFERENCE  
MSB  
LSB  
EXTERNAL REFERENCE  
MAX5130  
+4.0955V  
+2.0485V  
+2.0480V  
+2.0475V  
+0.5mV  
0V  
MAX5131  
+2.04775V  
+1.02425V  
+1.02400V  
+1.02375V  
+0.25mV  
0V  
1 1111 1111 1111  
+V  
(8191 / 8192) · 1.6384  
(4097 / 8192) · 1.6384  
(4096 / 8192) · 1.6384  
(4095 / 8192) · 1.6384  
(1 / 8192) · 1.6384  
REF  
1 0000 0000 0001  
1 0000 0000 0000  
0 1111 1111 1111  
0 0000 0000 0001  
0 0000 0000 0000  
+V  
REF  
+V  
REF  
+V  
REF  
+V  
REF  
0V  
6. 11のバイポーラコード表  
ANALOG OUTPUT  
INTERNAL REFERENCE  
DAC CONTENTS  
MSB  
LSB  
EXTERNAL REFERENCE  
0/MAX531  
MAX5130  
+2.49939V  
+610.35µV  
0V  
MAX5130  
+1.24969V  
+305.18µV  
0V  
1 1111 1111 1111  
V
REF · [ {2 · (8191 / 8192)} - 1]  
REF · [ {2 · (4097 / 8192)} - 1]  
REF · [ {2 · (4096 / 8192)} - 1]  
REF · [ {2 · (4095 / 8192)} - 1]  
REF · [ {2 · (1 / 8192)} - 1]  
-V  
1 0000 0000 0001  
1 0000 0000 0000  
0 1111 1111 1111  
0 0000 0000 0001  
0 0000 0000 0000  
V
V
-610.35µV  
-2.49939V  
-2.5V  
-305.18µV  
-1.24969V  
-1.25V  
V
V
REF  
SCLK  
SCLK  
SCLK  
I
II  
III  
MAX5130  
MAX5131  
MAX5130  
MAX5131  
MAX5130  
MAX5131  
DIN  
CS  
DOUT  
DIN  
CS  
DOUT  
DIN  
CS  
DOUT  
TO OTHER  
SERIAL DEVICES  
12. ィジタルI/O DIN/DOUTを使用して複数のデバイスをデイジーチェーン接続  
もう1の構成を使用すると、幾つかのM AX5130/  
M AX5131 DACよって1の共通のDIN号ラインを  
共有できます(13)。この構成ではデータバスは全ての  
デバイスに共通であるため、データはデイジーチェーン  
を通じてシフトしていきません。しかし、この構成で  
は各IC専用のCSラインを必要とするため、より多く  
I/Oインが必要になります。  
デバイスのデイジーチェーン接続  
1のデバイスのシリアルデータ出力ピン(DOUT)を次  
のデバイスのディジタル入力ピン(DIN)に接続すること  
により、任意の数のM AX5130/M AX5131デイジー  
チェーン接続できます(12)。  
16 ______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
して下さい。リードインダクタンスを小さくするため  
に、リードはできるだけ短くして下さい。  
AC分を持つ外部リファレンスの使用  
M AX5130/M AX5131、リファレンス入力電圧範囲  
の仕様内で乗算能力を持っています。図14REFに  
サイン波入力を印加する技法を示しています。ここで、  
AC号はリファレンス入力に印加される前にオフセット  
されています。  
レイアウト上の考慮  
ディジタル及びAC ランジェント信号のAG N D の  
カップリングのために、出力にノイズが発生すること  
があります。AGNDできるだけ良質のグランドに接続  
して下さい。低インダクタンス・グランドプレーン付  
の複層基板等を使用した適正なグランディング技法を  
採用して下さい。ワイヤラッピング基板及びソケット  
はお勧めできません。ノイズが問題になる場合は、  
シールドが必要になる場合があります。  
電源及びバイパスの考慮  
パワーアップ時に、入力レジスタ及びDACジスタは  
ゼロ(RSTVAL= DGND)又はミッドスケール(RSTVAL =  
VD D )クリアされます。4.7µFンデンサと0.1µF  
コンデンサを並列にしたもので、電源をAGNDバイパス  
DIN  
SCLK  
CS1  
CS2  
TO OTHER  
SERIAL DEVICES  
CS3  
I
II  
III  
CS  
CS  
CS  
MAX5130  
MAX5131  
MAX5130  
MAX5131  
MAX5130  
MAX5131  
SCLK  
SCLK  
SCLK  
DIN  
DIN  
DIN  
13. 数のデバイスが1の共通ディジタル入力(DIN)を共有する場合  
+5V/+3V  
+5V/+3V  
26k  
10k  
AC  
REFERENCE  
INPUT  
MAX495  
500mVp-p  
V
DD  
REF  
R
OS  
0.6384R  
DAC  
OUT  
MAX5130  
MAX5131  
AGND  
DGND  
14. AC分を持つ外部リファレンス  
______________________________________________________________________________________ 17  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
チップ情_____________________________  
TRANSISTOR COUNT: 3308  
SUBSTRATE CONNECTED TO AGND  
パッケージ ________________________________________________________________________  
0/MAX531  
18 ______________________________________________________________________________________  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
0/MAX531  
NOTES  
______________________________________________________________________________________ 19  
+ 3 V /+ 5 V 、1 3 ビット、シリアル電圧出力D A C  
リファレンス内蔵  
NOTES  
0/MAX531  
販売代理店  
169-0051東京都新宿区西早稲田3-30-16リゾン1)  
TEL.(03)3232-6141 FAX. (03)3232-6149  
マキシム社では全体がマキシム社製品で実現されている回路以外の回路の使用については責任を持ちません。回路特許ライセンスは明言されていません。  
マキシム社は随時予告なしに回路及び仕様を変更する権利を保留します。  
20 ____________________Ma x im In t e g ra t e d P ro d u c t s , 1 2 0 S a n Ga b rie l Drive , S u n n yva le , CA 9 4 0 8 6 4 0 8 -7 3 7 -7 6 0 0  
© 1999 Maxim Integrated Products  
is a registered trademark of Maxim Integrated Products.  

相关型号:

MAX5131AEEE

+3V/+5V, 13-Bit, Serial Voltage-Output DACs with Internal Reference
MAXIM

MAX5131AEEE-T

D/A Converter, 1 Func, Serial Input Loading, 20us Settling Time, PDSO16, 0.150 INCH, 0.025 INCH PITCH, QSOP-16
MAXIM

MAX5131BEEE

+3V/+5V, 13-Bit, Serial Voltage-Output DACs with Internal Reference
MAXIM

MAX5132

+5V/+3V, 13-Bit, Serial, Force/Sense DACs with 10ppm/∑C Internal Reference
MAXIM

MAX5132AEEE

+5V/+3V, 13-Bit, Serial, Force/Sense DACs with 10ppm/∑C Internal Reference
MAXIM

MAX5132AEEE+

D/A Converter, 1 Func, Serial Input Loading, 20us Settling Time, PDSO16, 0.150 INCH, 0.025 INCH PITCH, QSOP-16
MAXIM

MAX5132AEEE+T

D/A Converter, 1 Func, Serial Input Loading, 20us Settling Time, PDSO16, 0.150 INCH, 0.025 INCH PITCH, QSOP-16
MAXIM

MAX5132AEEE-T

D/A Converter, 1 Func, Serial Input Loading, 20us Settling Time, PDSO16, 0.150 INCH, 0.025 INCH PITCH, QSOP-16
MAXIM

MAX5132BEEE

+5V/+3V, 13-Bit, Serial, Force/Sense DACs with 10ppm/∑C Internal Reference
MAXIM

MAX5132BEEE+

暂无描述
MAXIM

MAX5132BEEE-T

D/A Converter, 1 Func, Serial Input Loading, 20us Settling Time, PDSO16, 0.150 INCH, 0.025 INCH PITCH, QSOP-16
MAXIM

MAX5133

+3.3V.622Mbps.SDH/SONET 1:8 Deserializer with TTL Outputs[MAX3680/MAX3680EAI/MAX3680EAI-T/MAX3680EVKIT ]
MAXIM