MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
19-3022 ;冯0 ; 10/03
KIT
ATION
EVALU
E
BL
AVAILA
15位,支持65Msps ADC,具有-78.2dBFS
对于中频应用本底噪声
概述
特点
o
65MSPS最小采样速率
o
-78.2dBFS本底噪声
o
出色的动力性能
73.6分贝SNR在f
IN
= 70MHz时和A
IN
= -2dBFS
88dBc / 92dBc单音SFDR1 / SFDR2在
f
IN
= 70MHz时和A
IN
= -2dBFS
多音-85dB SFDR在f
IN1
= 69MHz
和f
IN2
= 71MHz
o
小于0.25ps抖动采样
o
全差分模拟输入电压范围
2.56V
P-P
o
CMOS兼容的补码数据输出
o
独立的数据有效时钟和超量程输出
o
灵活的输入时钟缓冲器
o
可提供评估板为MAX1418
(订购MAX1427EVKIT )
MAX1418
该MAX1418是5V ,高速,高性能
模拟 - 数字转换器(ADC ),具有全differ-
无穷区间宽带采样保持( T / H)和一个15位转换
变频器的核心。该MAX1418针对多通道优化,
多模式接收机,这需要ADC达到很
严格的动态性能要求。有
-78.2dBFS的噪声基底,所述MAX1418的允许
接收器具有超强的灵敏度设计。
在MAX1418实现双音,无杂散动态
范围-85dBc的(SFDR)为69MHz的输入音调和
71MHz 。其优异的信噪比73.6分贝的信噪比(SNR )
和单音SFDR性能( SFDR1 / SFDR2 )的
88dBc / 92dBc在f
IN
= 70MHz时和采样率
65MSPS使该器件非常适合高性能数字
接收器。
在MAX1418从模拟5V和一个数字进行操作
3V电源,配有2.56V
P-P
满量程输入范围,
和允许的最多支持65Msps的采样速度。该
输入T / H与工作的-1dB满功率带宽
260MHz.
该MAX1418具有并行, CMOS兼容输出
放入二进制补码格式。为了使界面
具有广泛的逻辑器件,该ADC提供了一个
2.3V至独立的输出驱动器电源电压范围
3.5V 。该MAX1418是采用8mm x 8毫米制造,
56引脚QFN封装,带有裸焊盘(EP )的低
热电阻,并指定为扩展
工业级(-40 ° C至+ 85° C)温度范围。
请注意,如果部分MAX1418 , MAX1428 , MAX1430和
(见
引脚兼容更高/更低的速度版本
选择
表)被推荐用于应用程序
需要高动态性能的输入frequen-
CIES高于f
CLK
/ 3 。不像它的基带反
部分MAX1419 , MAX1418将被输入了优化
频率高于f
CLK
/3.
订购信息
部分
MAX1418ETN
温度范围
-40 ° C至+ 85°C
PIN- PACKAGE
56 QFN -EP *
* EP
=裸露焊盘。
应用
蜂窝基站收发系统( BTS)的
无线本地环路(WLL)
单载波与多载波接收器
多标准接收器
E911定位接收机
功率放大器的线性校正
天线阵列处理
引脚兼容更高/更低
速版本选择
部分
MAX1418
MAX1419
MAX1427
MAX1428*
MAX1429*
MAX1430*
速度等级
( Msps的)
65
65
80
80
100
100
目标
应用
IF
基带
基带
IF
基带
IF
*未来
接触产品的工厂。
引脚配置在数据资料的最后。
________________________________________________________________
Maxim Integrated Products版权所有
1
对于定价,交付和订购信息,请联系美信/达拉斯直接!在
1-888-629-4642 ,或访问Maxim的网站www.maxim-ic.com 。
15位,支持65Msps ADC,具有-78.2dBFS
对于中频应用本底噪声
MAX1418
绝对最大额定值
AV
CC
, DV
CC
, DRV
CC
到GND .................................. -0.3V到+ 6V
INP , INN , CLKP , CLKN , CM至GND ........- 0.3V至( AV
CC
+ 0.3V)
D0 - D14 , DAV , DOR至GND ..................- 0.3V至( DRV
CC
+ 0.3V)
连续功率耗散(T
A
= +70°C)
56引脚QFN (减免47.6mW / ° C以上+ 70 ° C) ...... 3809.5mW
工作温度范围...........................- 40 ° C至+ 85°C
热阻
θ
J
A
...................................................21°C/W
结温................................................ ...... + 150°C
存储温度范围.............................- 60 ° C至+ 150°C
焊接温度(焊接, 10秒) ............... + 300℃
超出“绝对最大额定值”,强调可能会造成永久性损坏设备。这些仅仅是极限参数和功能
该设备在这些或超出了规范的业务部门所标明的任何其他条件,操作不暗示。接触
绝对最大额定值条件下工作会影响器件的可靠性。
电气特性
( AV
CC
= 5V , DV
CC
= DRV
CC
= 2.5V , GND = 0 , INP和INN差分驱动与-2dBFS , CLKP和CLKN差分驱动
具有2V
P-P
正弦输入信号,C
L
= 5pF的在数字输出,女
CLK
= 65MHz的,T
A
= T
给T
最大
中,除非另有说明。典型
值是在T
A
= + 25 ℃,除非另有说明。
≥+25°C
通过生产测试保证, < + 25°C保证设计和煤焦
acterization 。 )
参数
DC精度
决议
积分非线性
微分非线性
偏移误差
增益误差
模拟输入( INP , INN )
迪FF erential输入电压范围
共模输入电压
差分输入电阻
差分输入电容
全功率模拟带宽
转化率
最大时钟频率
最低时钟频率
孔径抖动
时钟输入( CLKP , CLKN )
满量程差分输入
电压
共模输入电压
差分输入电阻
差分输入电容
动态特性
热+量化
本底噪声
NF
模拟量输入<-35dBFS
-78.2
dBFS的
V
DIFFCLK
V
CM
R
INCLK
C
INCLK
全差分输入驱动,V
CLKP
- V
CLKN
自偏置
0.5〜
3.0
2.4
2
±15%
1
V
V
kΩ
pF
f
CLK
f
CLK
t
AJ
65
20
0.21
兆赫
兆赫
ps
RMS
V
差异
V
CM
R
IN
C
IN
FPBW
-1dB
-1dB滚降的满量程输入
全差分输入驱动,V
差异
= V
INP
- V
客栈
自偏置
2.56
4.17
1
±15%
1
260
V
P-P
V
kΩ
pF
兆赫
INL
DNL
f
IN
= 15MHz的
f
IN
= 70MHz时,保证无失码
-12
-4
15
±1.5
±0.4
+12
+4
最低位
最低位
mV
% FS
符号
条件
典型值
最大
单位
2
_______________________________________________________________________________________
15位,支持65Msps ADC,具有-78.2dBFS
对于中频应用本底噪声
电气特性(续)
( AV
CC
= 5V , DV
CC
= DRV
CC
= 2.5V , GND = 0 , INP和INN差分驱动与-2dBFS , CLKP和CLKN差分驱动
具有2V
P-P
正弦输入信号,C
L
= 5pF的在数字输出,女
CLK
= 65MHz的,T
A
= T
给T
最大
中,除非另有说明。典型
值是在T
A
= + 25 ℃,除非另有说明。
≥+25°C
通过生产测试保证, < + 25°C保证设计和煤焦
acterization 。 )
参数
符号
条件
f
IN
= 5MHz时,在-2dBFS
f
IN
=在-2dBFS 15MHz的
信号 - 噪声比(注1)
SNR
f
IN
=在-2dBFS 35MHz时
f
IN
=在-2dBFS为70MHz
f
IN
= 170MHz的在-6dBFS
f
IN
= 5MHz时,在-2dBFS
信号与噪声和失真
(注2 )
f
IN
=在-2dBFS 15MHz的
SINAD
f
IN
=在-2dBFS 35MHz时
f
IN
=在-2dBFS为70MHz
f
IN
= 170MHz的在-6dBFS
f
IN
= 5MHz时,在-2dBFS
无杂散动态范围
( HD2和HD3 )
(注2 )
f
IN
=在-2dBFS 15MHz的
SFDR1
f
IN
=在-2dBFS 35MHz时
f
IN
=在-2dBFS为70MHz
f
IN
= 170MHz的在-6dBFS
f
IN
= 5MHz时,在-2dBFS
无杂散动态范围
( HD4及更高版本)
(注2 )
f
IN
=在-2dBFS 15MHz的
SFDR2
f
IN
=在-2dBFS 35MHz时
f
IN
=在-2dBFS为70MHz
f
IN
= 170MHz的在-6dBFS
双音互调
失真
双音无杂散
动态范围
TTIMD
f
IN1
= 69MHz时-8dBFS ;
f
IN2
=在-8dBFS 71MHz
f
IN1
= 69MHz时-12dBFS < ˚F
IN1
< -100dBFS ;
f
IN2
= 71MHz时-12dBFS < ˚F
IN2
< -100dBFS
(注2 )
84.5
78
71
72
典型值
75
75
74.8
73.6
68.5
74.8
74.8
74.4
73.3
64.4
90
90
88
88
67.5
95
95
93
92
82
-85
dBc的
dBc的
dBc的
dB
dB
最大
单位
MAX1418
SFDR
TT
-100
dBFS的
数字量输出( D0 - D14 , DAV , DOR )
数字输出电压低
数字输出电压高
V
OL
V
OH
DV
CC
-
0.5
0.5
V
V
时序特性( DV
CC
= DRV
CC
= 2.5V)
图4
CLKP / CLKN占空比
有效孔径延迟
输出数据延迟
数据有效延迟
占空比
t
AD
t
DAT
t
DAV
(注3)
(注3)
3.0
5.3
50
±5
230
4.5
6.5
7.5
8.7
%
ps
ns
ns
_______________________________________________________________________________________
3
15位,支持65Msps ADC,具有-78.2dBFS
对于中频应用本底噪声
MAX1418
电气特性(续)
( AV
CC
= 5V , DV
CC
= DRV
CC
= 2.5V , GND = 0 , INP和INN差分驱动与-2dBFS , CLKP和CLKN差分驱动
具有2V
P-P
正弦输入信号,C
L
= 5pF的在数字输出,女
CLK
= 65MHz的,T
A
= T
给T
最大
中,除非另有说明。典型
值是在T
A
= + 25 ℃,除非另有说明。
≥+25°C
通过生产测试保证, < + 25°C保证设计和煤焦
acterization 。 )
参数
流水线延迟
CLKP上升沿到数据
无效
CLKP上升沿到数据
有效的(保证)
数据建立时间
(前DAV上升沿)
数据保持时间
( DAV后上升沿)
符号
t
潜伏期
t
DNV
t
DGV
t
格局
t
HOLD
(注3)
(注3)
(注3)
(注3)
2.6
3.4
t
CLKP
-
0.5
条件
典型值
3
3.8
5.2
t
CLKP
+ 1.3
5.7
8.6
t
CLKP
+ 2.4
最大
单位
时钟
周期
ns
ns
ns
ns
t
CLKN
- t
CLKN
- t
CLKN
-
3.6
2.8
2.0
时序特性( DV
CC
= DRV
CC
= 3.3V)
图4
CLKP / CLKN占空比
有效孔径延迟
输出数据延迟
数据有效延迟
流水线延迟
CLKP上升沿
数据无效
CLKP上升沿
数据有效(保)
数据建立时间
(前DAV上升沿)
数据保持时间
( DAV后上升沿)
电源要求
模拟电源电压范围
数字电源电压范围
输出电源电压范围
模拟电源电流
数字+输出电源电流
模拟功率耗散
AV
CC
DV
CC
DRV
CC
I
AVCC
I
DVCC
+
DRV
CC
PDISS
f
CLK
= 65MHz的,C
负载
= 5pF的
(注2 )
(注2 )
5 ±3%
为2.5〜3.5
为2.5〜3.5
382
35.5
2000
447
42
V
V
V
mA
mA
mW
占空比
t
AD
t
DAT
t
DAV
t
潜伏期
t
DNV
t
DGV
t
格局
t
HOLD
(注3)
(注3)
(注3)
(注3)
2.5
3.2
t
CLKP
+ 0.2
(注3)
(注3)
2.8
5.3
50
±5
230
4.1
6.3
3
3.4
4.4
t
CLKP
+ 1.7
5.2
7.4
t
CLKP
+ 2.8
6.5
8.6
%
ps
ns
ns
时钟
周期
ns
ns
ns
ns
t
CLKN
- t
CLKN
- t
CLKN
-
3.5
2.7
2.0
注1 :
动态性能是基于与f的抽样频率的32768点的数据记录
样品
= 65.0117120MHz ,一
的F输入频率
IN
= f
样品
×( 32768分之35283 )= 70.001472MHz ,和1984Hz的频率窗口的大小。近距离(F
IN
± 23.8kHz )和低频( DC到47.6kHz )箱被排除在频谱分析。
注2 :
应用相同的电压电平,以DV
CC
和DRV
CC
注3 :
通过设计和特性保证。
4
_______________________________________________________________________________________
15位,支持65Msps ADC,具有-78.2dBFS
对于中频应用本底噪声
MAX1418
典型工作特性
( AV
CC
= 5V , DV
CC
= DRV
CC
= 2.5V , INP和INN差分驱动与-2dBFS幅度, CLKP和CLKN差分驱动
具有2V
P-P
正弦输入信号,C
L
= 5pF的在数字输出,女
CLK
= 65MHz的,T
A
= 25°C 。基于一个32K点FFT的所有数据交流
记录并同步采样条件下)。
FFT图
( 32,768点数据记录,
相干采样)
f
CLK
= 65.0117MHz
f
IN
= 15.0010MHz
A
IN
= -1.97dBFS
SNR = 75分贝
SFDR1 = 87.8dBc
SFDR2 = 94.7dBc
HD2 = -96.9dBc
HD3 = -87.8dBc
MAX1418 TOC01
FFT图
( 32,768点数据记录,
相干采样)
MAX1418 toc02
FFT图
( 32,768点数据记录,
相干采样)
f
CLK
= 65.0117MHz
f
IN
= 70.0015MHz
A
IN
= -2.02dBFS
SNR = 73.7分贝
SFDR1 = 85.6dBc
SFDR2 = 91.2dBc
HD2 = -85.6dBc
HD3 = -96.9dBc
MAX1418 toc03
MAX1418toc06
0
-20
振幅( dBFS的)
-40
-60
-80
-100
-120
0
5
10
15
20
25
30
模拟输入频率(MHz)
0
-20
振幅( dBFS的)
-40
-60
-80
-100
-120
0
5
10
15
20
25
30
模拟输入频率(MHz)
f
CLK
= 65.0117MHz
f
IN
= 34.9997MHz
A
IN
= -1.98dBFS
SNR = 74.8分贝
SFDR1 = 86.55dBc
SFDR2 = 93.5dBc
HD2 = -92.6dBc
HD3 = -86.4dBc
0
-20
振幅( dBFS的)
-40
-60
-80
-100
-120
0
5
10
15
20
25
30
模拟输入频率(MHz)
FFT图
( 32,768点数据记录,
相干采样)
f
CLK
= 65.0117MHz
f
IN
= 169.9992MHz
A
IN
= -6.01dBFS
SNR = 68.5dBc
SFDR1 = 67.5dBc
SFDR2 = 82.1dBc
HD2 = -67.5dBc
HD3 = -73.6dBc
MAX1418 toc04
SNR与模拟输入频率
(f
CLK
= 65.0117MHz ,A
IN
= -2dBFS )
76
75
74
SNR( dB)的
73
72
71
70
SFDR1 / SFDR2 ( DBC)
MAX1418toc05
SFDR1 / SFDR2与模拟输入频率
(f
CLK
= 65.0117MHz ,A
IN
= -2dBFS )
105
0
-20
振幅( dBFS的)
-40
-60
-80
-100
-120
0
5
10
15
20
25
30
模拟输入频率(MHz)
77
95
SFDR2
85
75
SFDR1
65
69
68
5
25
45
65
85 105 125 145 165 185
f
IN
(兆赫)
55
5
25
45
65
85 105 125 145 165 185
f
IN
(兆赫)
_______________________________________________________________________________________
5
相关元器件产品Datasheet PDF文档

MAX1427ETN+D

ADC, Proprietary Method, 15-Bit, 1 Func, 1 Channel, Parallel, Word Access, 8 X 8 MM, 0.80 MM HEIGHT, ROHS COMPLIANT, MO-220, TQFN-56
暂无信息
0 MAXIM

MAX1428

15-Bit, 80Msps ADC with -78.4dBFS Noise Floor for IF Applications
暂无信息
24 MAXIM

MAX1428

15-Bit, 100Msps ADC with -77.7dBFS Noise Floor for Baseband Applications
暂无信息
15 MAXIM

MAX1428

15-Bit, 80Msps ADC with -78.4dBFS Noise Floor for IF Applications
暂无信息
43 MAXIM

MAX1428ETN

15-Bit, 80Msps ADC with -78.4dBFS Noise Floor for IF Applications
10 MAXIM

MAX1428ETN

15-Bit, 80Msps ADC with -78.4dBFS Noise Floor for IF Applications
35 MAXIM
    MAX1427
    应用领域和描述

    15-Bit, 65Msps ADC with -78.2dBFS Noise Floor for IF Applications
    15位,支持65Msps ADC与IF应用-78.2dBFS本底噪声

    总20页 (352K) MAXIM INTEGRATED PRODUCTS
    MAXIM INTEGRATED PRODUCTS
    第一页预览: