电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
A3P3000L 的ProASIC3L低功耗快闪FPGA和Flash * Freeze技术 (ProASIC3L Low Power Flash FPGAs with Flash*Freeze Technology)
.型号:   A3P3000L
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
在线打开PDF文件   需安装PDF阅读软件
描述: 的ProASIC3L低功耗快闪FPGA和Flash * Freeze技术
ProASIC3L Low Power Flash FPGAs with Flash*Freeze Technology
文件大小 :   11747 K    
页数 : 242 页
Logo:   
品牌   MICROSEMI [ MICROSEMI CORPORATION ]
购买 :   
  浏览型号A3P3000L的Datasheet PDF文件第2页 浏览型号A3P3000L的Datasheet PDF文件第3页 浏览型号A3P3000L的Datasheet PDF文件第4页 浏览型号A3P3000L的Datasheet PDF文件第5页 浏览型号A3P3000L的Datasheet PDF文件第6页 浏览型号A3P3000L的Datasheet PDF文件第7页 浏览型号A3P3000L的Datasheet PDF文件第8页 浏览型号A3P3000L的Datasheet PDF文件第9页  
A3P3000L 的ProASIC3L低功耗快闪FPGA和Flash * Freeze技术 (ProASIC3L Low Power Flash FPGAs with Flash*Freeze Technology)
PDF原版 中文翻译版  
100%
修订13
的ProASIC3L低功耗快闪FPGA
与Flash * Freeze技术
特点和优点
低功耗
•显着降低动态和静态功耗节省
• 1.2 V至1.5 V核心和低功耗I / O电压支持
•在Flash的低功耗* Freeze模式允许对
瞬间进入到/退出低功耗的Flash *冻结
模式
•支持单电压系统操作
•低阻抗开关
•单端I / O标准: LVTTL , LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V / 1.2 V, 3.3 V PCI / 3.3 V PCI -X和
LVCMOS 2.5 V / 5.0 V输入
•差分I / O标准: LVPECL , LVDS ,B - LVDS ,及
M- LVDS
•电压参考I / O标准: GTL + 2.5 V / 3.3 V , GTL
2.5 V / 3.3 V , HSTL I类和II , SSTL2 I类和II , SSTL3
I类和II ( A3PE3000L只)
•每个JESD8 -B宽范围电源电压支持,
允许的I / O从2.7 V至3.6 V
•每个JESD8-12宽范围电源电压支持,
允许的I / O从1.14 V至1.575 V
•I / O寄存器的输入,输出和启用路径
•热插拔和冷备用的I / O可编程输出
压摆率和驱动强度
•可编程输入延迟( A3PE3000L只)
在单端输入•施密特触发器选项( A3PE3000L )
•弱上拉/断电
• IEEE 1149.1 ( JTAG )边界扫描测试
•引脚兼容跨越的ProASIC包
®
3L系列
( PQ208除外)
大容量
• 25万至300万系统门
•高达504千比特的真双端口SRAM
•最多620用户I / O
编程的Flash技术
• 130纳米, 7层金属( 6铜) ,基于闪存的CMOS
过程
•即时在0级支持
•单芯片解决方案
•保留编程设计,当电源关闭
高性能
• 350兆赫( 1.5 V系统)和250兆赫( 1.2 V系统)系统
性能
• 3.3 V , 66 MHz的66位PCI ( 1.5 V系统)和66兆赫, 32位
PCI ( 1.2 V系统)
时钟调整电路( CCC)和PLL
•六CCC块,一个集成PLL(的ProASIC3L )和所有
集成PLL ( ProASIC3EL )
•可配置的相移,乘法/除法,延时功能,
和外部反馈
•宽输入频率范围1.5兆赫至250兆赫( 1.2 V
系统)和350兆赫( 1.5 V系统) )
在系统编程( ISP)和安全性
• ISP使用片上128位高级加密标准
( AES ),通过JTAG解密( IEEE 1532标准)
•的FlashLock
®
以安全的FPGA内容
静态存储器和FIFO
•可变纵横4608位的RAM块( ×1,× 2,× 4 , ×9 ,
和× 18个组织提供)
•真正的双端口SRAM (除× 18 )
• 24 SRAM和FIFO的配置与同步
操作:
- 250 MHz时: 1.2 V系统
- 350 MHz时: 1.5 V系统
• ARM的Cortex ™-M1软核处理器可提供带或不带
DEBUG
高性能路由层次
•分段,分层路由和时钟结构
•高性能,低偏移的全球网络
•架构支持超高使用率
先进和Pro (专业版)的I / O
• 700 Mbps的DDR , LVDS ,有能力的I / O
• 1.2 V, 1.5 V, 1.8 V , 2.5 V和3.3 V混合电压操作
•银行可选的I / O电压,达到每芯片的8家银行
ARM
®
在FPGA中的ProASIC3L处理器支持
表1 •的ProASIC3低功耗产品系列
的ProASIC3L设备
A3P250L
A3P600L
M1A3P600L
A3P1000L
M1A3P1000L
A3PE3000L
M1A3PE3000L
ARM的Cortex -M1
器件
1
系统门
VersaTiles ( D型触发器)
RAM千位( 1,024位)
4,608位块
FlashROM的千位
安全( AES ) ISP
2
集成PLL的核心承诺
3
VersaNet全局
I / O组
最大用户I / O
封装引脚
VQFP
PQFP
FBGA
250,000
6,144
36
8
1
是的
1
18
4
157
VQ100
PQ208
FG144 , FG256
600,000
13,824
108
24
1
是的
1
18
4
235
PQ208
FG144 , FG256 , FG484
1,000,000
24,576
144
32
1
是的
1
18
4
300
PQ208
FG144 , FG256 , FG484
3,000,000
75,264
504
112
1
是的
6
18
8
620
PQ208
3
FG324 , FG484 , FG896
注意事项:
1.请参阅
产品简介以获取更多信息。
2. AES不适用于ARM的Cortex -M1的ProASIC3L设备。
3.对于A3PE3000L的PQ208封装有六个幼儿中心和两个PLL 。
2013年1月
© 2013 Microsemi的公司
I
首页 - IC供应 - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM