电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
1112047  1112009  1112004  1112003  1112141  1112023  11119908  1112138  1112056  1112031  
MPC9230 800 MHz的低电压PECL时钟合成器 (800 MHz Low Voltage PECL Clock Synthesizer)
.型号:   MPC9230
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
描述: 800 MHz的低电压PECL时钟合成器
800 MHz Low Voltage PECL Clock Synthesizer
文件大小 :   296 K    
页数 : 16 页
Logo:   
品牌   MOTOROLA [ MOTOROLA, INC ]
购买 :   
  浏览型号MPC9230的Datasheet PDF文件第1页 浏览型号MPC9230的Datasheet PDF文件第2页 浏览型号MPC9230的Datasheet PDF文件第4页 浏览型号MPC9230的Datasheet PDF文件第5页 浏览型号MPC9230的Datasheet PDF文件第6页 浏览型号MPC9230的Datasheet PDF文件第7页 浏览型号MPC9230的Datasheet PDF文件第8页 浏览型号MPC9230的Datasheet PDF文件第9页  
PDF原版 中文翻译版  
100%
MPC9230
表1.引脚配置
XTAL_IN , XTAL_OUT
FREF_EXT
F
OUT
, F
OUT
TEST
XTAL_SEL
S_LOAD
输入
产量
产量
输入
输入
I / O
飞思卡尔半导体公司
默认
0
TYPE
类似物
LVCMOS
LVPECL
LVCMOS
晶体振荡器接口
另类PLL参考输入
差分时钟输出
测试和诊断设备输出
PLL的参考选择输入
功能
1
0
LVCMOS
LVCMOS
串行配置控制输入。
此输入控制结构的加载锁存器的移位寄存器的内容
注册。该锁存器是透明的,当此信号为高,因此数据必须
稳定的高到低的转换。
并行配置控制输入。
此输入控制结构的加载锁存器中的内容
并行输入端( M和N ) 。该锁存器是透明的,当此信号为低,从而
该并行数据必须是稳定的P_LOAD的由低到高的跳变。 P_LOAD是
国家敏感。
串行配置的数据输入。
配置串行时钟输入。
对于PLL反馈分频器并行配置(M ) 。
M的采样P_LOAD低到高的转变。
专上PLL分频并行配置( N) 。
N的采样P_LOAD低到高的转变。
输出使能(高电平有效)
输出使能同步于所述输出时钟,以消除欠幅的可能性
上的F脉冲
OUT
输出。
负电源( GND ) 。
正电源的I / O和内核。所有V
CC
引脚必须连接到正
电源是否工作正常。
PLL电源正极(模拟电源) 。
P_LOAD
输入
1
LVCMOS
飞思卡尔半导体公司...
S-DATA
S_CLOCK
M[0:8]
N[1:0]
OE
输入
输入
输入
输入
输入
0
0
1
1
1
LVCMOS
LVCMOS
LVCMOS
LVCMOS
LVCMOS
GND
V
CC
V
CC_PLL
供应
供应
供应
V
CC
V
CC
表2.输出频率范围和PLL后分频器ñ
N
1
0
0
1
1
0
0
1
0
1
输出部
2
4
8
1
输出频率范围
对于T
A
= 0 ° C至+ 70°C
200 - 400兆赫
100 - 200兆赫
50 - 100兆赫
400 - 800兆赫
输出频率范围
对于T
A
= -40 ° C至+ 85°C
200 - 375兆赫
100 - 187.5兆赫
50 - 93.75 MHz的
400 - 750兆赫
表3.功能表
输入
XTAL_SEL
OE
0
FREF_EXT
输出禁用。 ˚F
OUT
停止
在逻辑低状态
(F
OUT
= L,F
OUT
= H)
1
XTAL接口
输出启用
摩托罗拉
欲了解更多有关该产品,
转到: www.freescale.com
3
时序解决方案
首页 - - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM

粤公网安备 44030402000629号


粤ICP备13051289号-7