MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
54ABT 74ABT373八路透明锁存器具有三态输出
1995年9月
54ABT 74ABT373
八路透明锁存器具有三态输出
概述
在“ ABT373包括八个锁存器与三态输出
把对总线组织系统应用的触发器
出现透明的数据时,锁存使能( LE )是
高当LE是低,符合设置的数据
次被锁存数据出现在总线上,当输出
启用( OE )为低电平时OE为高电平的总线输出是
为高阻抗状态
Y
Y
Y
Y
Y
Y
特点
Y
Y
Y
Y
三态输出的总线接口
的64 mA输出能力,输出吸收能力
32毫安
保证输出偏斜
保证多路输出开关规格
输出开关为50 pF和250 pF的规定
负载
保证同步开关噪声水平和
动态阈值的表现
保证闭锁保护
整个过程中高阻抗故障免费巴士装
上电和断电
无损热插入功能
标准军事绘图系统( SMD ) 5962-9321801
广告
74ABT373CSC (注1 )
74ABT373CSJ (注1 )
74ABT373CPC
军事
M20B
M20D
N20B
包装说明
20引脚( 0 300广角)模压小外形JEDEC
20引脚( 0 300广角)模压小外形EIAJ
20引脚( 0 300广角)模压双列直插式
20引脚陶瓷双列直插式
20引脚模塑收缩型小外形EIAJ II型
20引脚Cerpack
20引脚陶瓷无引线芯片载体C型
20引脚成型超薄紧缩小型JEDEC
54ABT373J 883
74ABT373CMSA (注1 )
54ABT373W 883
54ABT373E 883
74ABT373CMTC (注1 2 )
注2
请联络厂方包的可用性
J20A
MSA20
W20A
E20A
MTC20
注1
也可在13盘使用后缀设备
e
SCX SJX MSAX和MTCX
连接图
引脚分配
对于DIP SOIC和SSOP Flatpak
引脚分配
对于LCC
引脚名称
D
0
–D
7
LE
OE
O
0
–O
7
描述
数据输入
锁存使能输入
(高电平有效)
输出使能输入
(低电平有效)
三态锁存器
输出
TL ˚F 11547 - 2
TL ˚F 11547-1
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL ˚F 11547
RRD - B30M115印制在U S A
功能说明
在“ ABT373包含八个D型锁存器
三态输出缓冲器,当锁存使能( LE ) IN-
看跌期权是在D高数据
n
输入进入闩锁在这
调理锁存器是透明的国际能源署(IEA)锁存输出会
它的每一个D输入转换时间而变化的状态。当LE是
低锁存器存储,这是存在于信息
在D输入建立时间高到低转录前
LE的该三态缓冲器习得是由控制
输出使能( OE )输入当OE是低电平的缓冲区
在双模式下的状态。当OE为高电平时的缓冲区中
高阻抗模式,但是这不干扰
输入新的数据进入锁存器
真值表
输入
LE
H
H
L
X
OE
L
L
L
H
D
n
H
L
X
X
产量
O
n
H
L
O
n
(无变化)
Z
H
e
高电压电平
L
e
低电压电平
X
e
非物质
Z
e
高阻抗状态
逻辑图
TL ˚F 11547 - 3
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
2
绝对最大额定值
(注1 )
如果是用于军事航空领域的专用设备是必需的
请向美国国家半导体销售
办公经销商咨询具体可用性和规格
储存温度
在偏置环境温度
在偏置结温
陶瓷的
塑料
V
CC
端子电位为
接地引脚
输入电压(注2 )
输入电流(注2 )
电压适用于任何输出
在禁用或
电源关闭状态
在高国
目前适用于输出
在低状态(最大)
b
65℃,以
a
150 C
b
55 ℃〜
a
125 C
b
55 ℃〜
a
175 C
b
55 ℃〜
a
150 C
b
0至5V
a
7 0V
b
0至5V
a
7 0V
b
30毫安到
a
5 0毫安
b
150毫安
直流闭锁源电流
OE引脚
(在整个通信工作范围)其他引脚
b
500毫安
过电压闭锁( I O )
10V
注1
绝对最大额定值是值超出该设备可能
被损坏或者有在其使用寿命受损的功能操作
这些条件是不是暗示
注2
无论是电压限制或限流足以保护​​的投入
推荐工作
条件
自由空气环境温度
军事
广告
电源电压
军事
广告
最小输入边沿速率
数据输入
使能输入
b
55 ℃〜
a
125 C
b
40℃
a
85 C
a
4 5V至
a
5 5V
a
4 5V至
a
5 5V
b
0至5V
a
5 5V
b
0 5V至V
CC
额定我两次
OL
(MA )
( DV
DT)
50 mV的NS
20 mV的NS
DC电气特性
符号
V
IH
V
IL
V
CD
V
OH
参数
输入高电压
输入低电压
输入钳位二极管电压
输出高电压
54ABT 74ABT
54ABT
74ABT
54ABT
74ABT
25
20
20
0 55
0 55
5
5
7
b
5
b
5
ABT373
20
08
b
1 2
典型值
最大
单位
V
V
V
V
V
CC
条件
公认的高信号
公认的低信号
I
IN
E B
18毫安
I
OH
E B
3毫安
I
OH
E B
24毫安
I
OH
E B
32毫安
I
OL
e
48毫安
I
OL
e
64毫安
V
IN
e
2 7V (注2)
V
IN
e
V
CC
V
IN
e
7 0V
V
IN
e
0 5V (注2)
V
IN
e
0 0V
I
ID
e
1 9
mA
所有其他引脚接地
V
OL
I
IH
I
英属维尔京群岛
I
IL
V
ID
I
OZH
I
OZL
I
OS
I
CEX
I
ZZ
I
CCH
I
CCL
I
CCZ
I
CCT
输出低电压
输入高电流
输入大电流击穿测试
输入低电平电流
输入漏电流测试
输出漏电流
输出漏电流
输出短路电流
输出高泄漏电流
公交排水试验
电源电流
电源电流
电源电流
其他我
CC
输入
V
mA
mA
mA
V
最大
最大
最大
00
4 75
50
b
50
b
100
b
275
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
0
b
5 5V V
OUT
e
2 7V OE
e
2 0V
0
b
5 5V V
OUT
e
0 5V OE
e
2 0V
最大
最大
00
最大
最大
最大
V
OUT
e
0 0V
V
OUT
e
V
CC
V
OUT
e
5 5V所有其他GND
所有输出高
所有输出低
OE
e
V
CC
所有其他在V
CC
或GND
V
I
e
V
CC
b
2 1V
使能输入V
I
e
V
CC
b
2 1V
数据输入V
I
e
V
CC
b
2 1V
所有其他在V
CC
或GND
输出打开LE
e
V
CC
OE
e
GND (注1 )
一位切换占空比为50%
50
100
50
30
50
输出启用
输出三态
输出三态
空载
25
25
25
最大
I
CCD
我的动态
CC
(注2 )
0 12
mA
兆赫
最大
注1
对于8位翻转我
CCD
k
0 8毫安兆赫
注2
保证,但未经测试
3
DC电气特性
符号
V
OLP
V
OLV
V
OHV
V
IHD
V
ILD
参数
静默输出最大动态V
OL
安静的输出最低动态V
OL
( SOIC封装) (续)
典型值
04
b
1 2
b
0 8
最大
08
单位
V
V
V
V
V
CC
50
50
50
50
50
条件
C
L
e
50 pF的ř
L
e
500X
T
A
e
25 C(注1 )
T
A
e
25 C(注1 )
T
A
e
25 C(注3 )
T
A
e
25 C(注2 )
T
A
e
25 C(注2 )
最小高级别动态输出电压
最小高级别动态输入电压
最大低电平动态输入电压
25
20
30
17
09
06
V
注1
定义为( n)的最大输出数n
b
1数据输入驱动0V至3V单输出低保证,但未经测试
注2
的数据输入端的最大数量(n)切换无
b
1输入切换0V至3V的输入被测开关3V至theshold (V
ILD
) 0V阈值(V
IHD
)
保证,但未经测试
注3
定义为( n)的最大输出数n
b
1数据输入驱动0V至3V输出一个高电平保证,但未经测试
AC电气特性
74ABT
符号
参数
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
t
PLH
t
PHL
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
传播延迟
D
n
与O
n
传播延迟
LE与O
n
输出使能时间
输出禁止时间
19
19
20
20
15
15
20
20
典型值
27
28
31
30
31
31
36
34
最大
45
45
50
50
53
53
54
54
54ABT
T
A
E B
55 ℃〜
a
125 C
V
CC
e
4 5V 5 5V
C
L
e
50 pF的
10
10
10
15
10
15
17
10
最大
68
70
77
77
67
72
80
70
74ABT
T
A
E B
40℃
a
85 C
V
CC
e
4 5V 5 5V
C
L
e
50 pF的
19
19
20
20
15
15
20
20
最大
45
45
50
50
53
53
54
54
ns
ns
ns
ns
单位
AC操作要求
74ABT
符号
参数
f
切换
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
w
(H)
最大切换
频率
设置历史新高
或D越低
n
以LE
保持历史高位
或D越低
n
以LE
脉冲宽度
乐高
15
15
10
10
30
T
A
E A
25 C
V
CC
E A
5 0V
C
L
e
50 pF的
典型值
100
最大
54ABT
T
A
E B
55 ℃〜
a
125 C
V
CC
e
4 5V 5 5V
C
L
e
50 pF的
100
25
25
25
25
33
15
15
10
10
30
最大
74ABT
T
A
E B
40℃
a
85 C
V
CC
e
4 5V 5 5V
C
L
e
50 pF的
最大
兆赫
ns
ns
ns
单位
4
扩展交流电气特性
( SOIC封装)
74ABT
T
A
E B
40℃
a
85 C
V
CC
e
4 5V 5 5V
C
L
e
50 pF的
8路输出开关
(注4 )
t
PLH
t
PHL
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PZL
传播延迟
D
n
与O
n
传播延迟
LE与O
n
输出使能时间
输出禁止时间
15
15
15
15
15
15
10
10
最大
52
52
55
55
62
62
55
55
74ABT
T
A
E B
40℃
a
85 C
V
CC
e
4 5V 5 5V
C
L
e
250 pF的
(注5 )
20
20
20
20
20
20
(注7 )
最大
68
68
75
75
80
80
74ABT
T
A
E B
40℃
a
85 C
V
CC
e
4 5V 5 5V
C
L
e
250 pF的
8路输出开关
(注6 )
20
20
20
20
20
20
(注7 )
最大
90
90
95
95
10 5
10 5
ns
ns
ns
ns
符号
参数
单位
注4
本规范是保证,但未经测试的限值适用于传输延迟为所有路径描述开关相位(即所有低到高
HIGH到LOW等)
注5
本规范是保证,但未经测试的极限表示传播延迟在50 pF负载电容PLCE 250 pF负载电容的
标准的交流负载这specificaiton属于单路输出开关只
注6
本规范是保证,但未经测试的限度代表的传播延迟为所有路径描述开关相位(即所有低到高
HIGH到LOW等)与地方的50 pF负载电容250 pF负载电容的标准交流负载
注7:
三态延迟时间是在输出的RC网络( 500X 250 pF)的主导,并已被排除在数据表
SKEW
74ABT
T
A
E B
40℃
a
85 C
V
CC
e
4 5V–5 5V
C
L
e
50 pF的
8路输出开关
(注3)
最大
t
OSHL
(注1 )
t
OSLH
(注1 )
t
PS
(注5 )
t
OST
(注1 )
t
PV
(注2 )
引脚到引脚歪斜
HL转换
引脚到引脚歪斜
LH转换
占空比
LH- HL倾斜
引脚到引脚歪斜
LH HL转换
设备到设备斜
LH HL转换
10
10
14
15
20
74ABT
T
A
E B
40℃
a
85 C
V
CC
e
4 5V–5 5V
C
L
e
250 pF的
8路输出开关
(注4 )
最大
15
15
35
39
40
ns
ns
ns
ns
ns
符号
参数
单位
注1
歪斜是指实际的传播延迟之间的差的对于同一装置中的任何两种独立输出的绝对值
规范适用于任何输出高电平切换到低电平(T
OSHL
)低到高(T
OSLH
)或任意组合开关低到高或高到低
(t
OST
)本规范是保证,但未经测试
注2
对于一组给定的条件(即温度和V的传播延迟变化
CC
)从装置到装置的这个规范是有保证,但未经测试
注3
本规范是保证,但未经测试的限值适用于传输延迟为所有路径描述开关相位(即所有低到高
HIGH到LOW等)
注4
本说明书中是有保证,但未经测试的限度代表代替的50 pF负载电容中的传播延迟与250 pF负载电容
标准的交流负载
注5
这描述的延迟之差的低到高和高到低的跳变在同一引脚这是在所有的测量
输出在同一块芯片上(驱动程序)的最差(最大增量)号码的保证规范该规范被保证,但未经测试
5
相关元器件产品Datasheet PDF文档

74ABT373CMTCCQB

Octal Transparent Latch with TRI-STATE Outputs
13 NSC

74ABT373CMTCCQB

Octal Transparent Latch with TRI-STATE Outputs
24 NSC

74ABT373CMTCCX

Octal Transparent Latch with TRI-STATE Outputs
21 NSC