MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
LPC1850/30/20/10
32位ARM Cortex-M3的MCU ;高达200 KB的SRAM ;以太网,
两个高速USB , LCD,外部存储器控制器
修订版6.1 - 2013年2月7日
产品数据表
1.概述
该LPC1850 / 30 /20 / 10顷的ARM Cortex -M3微控制器的嵌入式
应用程序。在ARM Cortex- M3是下一代核心,提供系统
增强功能,如低功耗,提高了调试功能,并具有高
的支撑块集成度。
的LPC1850 / 30 /十分之二十〇工作在高达180 MHz的CPU频率。在ARM
的Cortex -M3 CPU具有3级流水线,并采用了哈佛结构,具有
单独的本地指令和数据总线以及第三总线,用于外设。在ARM
的Cortex -M3 CPU还包括支持投机内部预取单元
分支。
该LPC1850 / 30 /十分之二十〇包括高达200 KB的片上SRAM ,一个四SPI闪存
接口( SPIFI ) ,一国可配置定时器( SCT )子系统,两个高速USB
控制器,以太网,液晶显示器,外部存储器控制器,以及多个数字和模拟
外设。
2.特点和好处科幻TS
处理器内核
ARM Cortex-M3处理器,在高达180 MHz的频率运行。
ARM的Cortex -M3内置存储器保护单元( MPU )支持8个地区。
ARM Cortex-M3的内置嵌套向量中断控制器( NVIC ) 。
不可屏蔽中断( NMI )输入。
JTAG和串行线调试,连续跟踪,八断点和四个观察点。
增强的跟踪模块( ETM)和增强型跟踪缓冲器( ETB )的支持。
系统节拍定时器。
片上存储器
200 KB的SRAM用于代码和数据的使用。
多个SRAM模块有独立的总线访问。
64 KB ROM含有启动代码和片内软件驱动程序。
32位一次性可编程( OTP)存储器,用于一般用途。
时钟产生单元
晶体振荡器为1 MHz到25 MHz的工作范围。
12 MHz内部RC振荡器修剪到1 %的精度在整个温度和
电压。
超低功耗RTC晶体振荡器。
恩智浦半导体
LPC1850/30/20/10
32位ARM Cortex -M3微控制器
三的PLL允许CPU运行到最大CPU速率而不需要
高频晶体。第二个PLL是专门为高速USB时,
第三锁相环可以用作音频锁相环。
时钟输出。
可配置的数字外设:
在AHB状态可配置定时器( SCT )子系统。
全局输入多路复用器阵列( GIMA )允许对交叉连接的多个输入和
输出到像定时器, SCT和ADC0 / 1事件驱动外设。
串行接口:
四SPI闪存接口( SPIFI )与1-,2-或4-位,在达到的速率数据
52 MB每秒。
10 / 100T以太网MAC带RMII和MII接口和高DMA支持
吞吐量在低CPU负载。支持IEEE 1588时间戳/高级时间
冲压( IEEE 1588-2008 V2) 。
一个高速USB 2.0主机支持DMA /设备/ OTG接口和
片上高速PHY ( USB0 ) 。
支持DMA ,片上的一个高速USB 2.0主机/设备接口
全速PHY和ULPI接口,可外接高速PHY ( USB1 ) 。
包含在ROM的USB协议栈的USB接口的电气测试软件。
四个550个UART与DMA的支持: 1 UART具有完全的调制解调器接口;一
UART具有IrDA接口; 3个USART支持UART的同步模式和一个
智能卡接口符合ISO7816规范。
最多两个C_CAN 2.0B控制器,每个通道。使用C_CAN控制器
不包括连接到同一总线桥查看所有其他外设的操作
图1
参考文献。 1 。
两个SSP控制器,带FIFO和多协议支持。双方的SSP与DMA
支持。
其中快速模式Plus我
2
与监控模式和开漏C总线接口, I / O
销符合满我
2
C总线规范。最多支持的数据速率
1 Mbit / s的。
一个标准的I
2
C总线接口与监控模式和标准I / O引脚。
两个我
2
s接口支持DMA ,每个都有一个输入和一个输出。
数字外设:
外部存储器控制器( EMC)支持外部SRAM , ROM , NOR闪存,
和SDRAM器件。
支持DMA的LCD控制器和一个可编程的显示分辨率
1024 H
768五,支持单色和彩色STN面板和TFT彩色
面板;支持1/2/4/8位颜色查找表( CLUT )和16位/ 24位直接像素
映射。
安全数字输入输出( SD / MMC)卡接口。
八通道通用DMA控制器可以访问所有的回忆
AHB和所有DMA能力的AHB奴隶。
最多164个通用输入/输出( GPIO )引脚可配置
上拉/下拉电阻。
GPIO寄存器位于AHB上的快速访问。 GPIO端口都具有DMA
支持。
LPC1850_30_20_10
本文档中提供的所有信息受法律免责声明。
© NXP B.V. 2013年保留所有权利。
产品数据表
修订版6.1 - 2013年2月7日
2 149
恩智浦半导体
LPC1850/30/20/10
32位ARM Cortex -M3微控制器
多达8个GPIO引脚可以从所有GPIO引脚边沿和电平选择
敏感的中断源。
两个组的GPIO中断模块使能中断基于可编程
一组GPIO引脚的输入状态的格局。
四个通用定时器/计数器,捕捉和匹配能力。
一个电机控制PWM三相电机控制。
一个正交编码器接口( QEI ) 。
重复定时器中断( RI定时器) 。
窗口看门狗定时器。
超低功耗实时时钟( RTC)与256字节单独电源域
电池供电备份寄存器。
报警定时器;可以是电池供电。
模拟外设:
一个10位DAC,支持DMA和400 kSamples / s的数据转换率。
两个10位的ADC,支持DMA和400 kSamples / s的数据转换率。
高达ADC八个输入通道。
唯一的ID对于每个设备。
电源:
与片内稳压器采用3.3 V单( 2.2 V至3.6 V )电源
核心供电和RTC电源域。
RTC电源域可以分别由一个3伏电池供电。
四个低功耗模式:睡眠,深度睡眠,掉电和深度
掉电。
通过唤醒处理器唤醒从休眠模式从不同的中断
外设。
唤醒从深度睡眠,掉电,并通过深度掉电模式
由RTC电池供电模块产生的外部中断和中断
电源域。
掉电检测与中断和强制复位四个独立的阈值。
上电复位( POR ) 。
提供208引脚和144引脚LQFP封装, 256针, 180针,和
100引脚BGA封装。
3.应用
产业
消费者
白色家电
RFID阅读器
电子计量
LPC1850_30_20_10
本文档中提供的所有信息受法律免责声明。
© NXP B.V. 2013年保留所有权利。
产品数据表
修订版6.1 - 2013年2月7日
3的149
恩智浦半导体
LPC1850/30/20/10
32位ARM Cortex -M3微控制器
4.订购信息
表1中。
订购信息
名字
LPC1850FET256
LPC1850FET180
LPC1830FET256
LPC1830FET180
LPC1830FET100
LPC1820FET100
LPC1810FET100
LBGA256
描述
塑料低廓球栅阵列封装; 256球;体17
17
1 mm
塑料薄型四方扁平封装; 208导线;身体28
28
1.4 mm
塑料低廓球栅阵列封装; 256球;体17
17
1 mm
VERSION
SOT740-2
SOT570-3
SOT459-1
SOT740-2
SOT570-3
SOT486-1
SOT486-1
SOT486-1
类型编号
TFBGA180薄细间距球栅阵列封装; 180球
LBGA256
LPC1850FBD208 LQFP208
TFBGA180薄细间距球栅阵列封装; 180球
塑料薄型四方扁平封装; 144导线;体20
20
1.4 mm
塑料薄型四方扁平封装; 144导线;体20
20
1.4 mm
塑料薄型四方扁平封装; 144导线;体20
20
1.4 mm
TFBGA100塑料薄细间距球栅阵列封装; 100球;体9
9
0.7毫米SOT926-1
TFBGA100塑料薄细间距球栅阵列封装; 100球;体9
9
0.7毫米SOT926-1
TFBGA100塑料薄细间距球栅阵列封装; 100球;体9
9
0.7毫米SOT926-1
LPC1830FBD144 LQFP144
LPC1820FBD144 LQFP144
LPC1810FBD144 LQFP144
4.1订购选项
表2中。
订购选项
SRAM
LCD以太网USB0
(主持人,
设备,
OTG )
是的
是的
是的
no
no
no
no
no
no
no
no
是的
是的
是的
是的
是的
是的
是的
no
no
no
no
是的
是的
是的
是的
是的
是的
是的
是的
是的
no
no
USB1
ADC
PWM
(主持人,
频道
设备) /
ULPI
接口
是/是
是/是
是/是
是/是
是/是
是/否
是/否
no
no
no
no
8
8
8
8
8
4
8
4
8
4
8
是的
是的
是的
是的
是的
no
是的
no
是的
no
是的
QEI
GPIO
类型编号
LPC1850FET256 200 KB
LPC1850FET180 200 KB
LPC1850FBD208 200 KB
LPC1830FET256 200 KB
LPC1830FET180 200 KB
LPC1830FET100 200 KB
LPC1830FBD144 200 KB
LPC1820FET100 168 KB
LPC1820FBD144 168 KB
LPC1810FET100 136 KB
LPC1810FBD144 136 KB
是的
是的
是的
是的
是的
no
no
no
no
no
no
164
118
142
164
118
49
83
49
83
49
83
LBGA256
TFBGA180
LQFP208
LBGA256
TFBGA180
TFBGA100
LQFP144
TFBGA100
LQFP144
TFBGA100
LQFP144
LPC1850_30_20_10
本文档中提供的所有信息受法律免责声明。
© NXP B.V. 2013年保留所有权利。
产品数据表
修订版6.1 - 2013年2月7日
4 149
恩智浦半导体
LPC1850/30/20/10
32位ARM Cortex -M3微控制器
5.框图
SWD /跟踪端口/ JTAG
LPC1850/30/20/10
高速物理层
测试/调试
接口
DMA
ARM
CORTEX-M3
余码
公共汽车
BRIDGE 0
WWDT
USART0
UART1
SSP0
TIMER0
TIMER1
SCU
GPIO
中断
GPIO GROUP0
打断
GPIO GROUP1
打断
D-码
公共汽车
系统
公共汽车
ETHERNET
(1)
10/100
苹果
IEEE 1588
HIGH-
速度
USB0
(1)
HOST /
DEVICE /
OTG
USB1
(1)
HOST /
设备
液晶显示
(1)
SD /
MMC
大师
奴隶
AHB多层矩阵
奴隶
SPIFI
EMC
64 KB ROM
桥1
桥2
桥3
汽车
控制
PWM
(1)
I
2
C0
I
2
S0
I
2
S1
C_CAN1
RI计时器
USART2
USART3
TIMER2
TIMER3
SSP1
I
2
C1
10位DAC
C_CAN0
10位ADC0
10位ADC1
CGU
CCU1
CCU2
RGU
报警定时器
备份注册表
功率模式控制
CON组fi guration
注册
事件路由器
OTP存储器
64/96 KB SRAM LOCAL
40 KB SRAM LOCAL
16/32 KB SRAM AHB
16 KB +
16 KB的SRAM AHB
(1)
HS GPIO
SCT
QEI
(1)
RTC
GIMA
12 MHz的IRC
RTC电源域
RTC OSC
=连接到GPDMA
002aaf218
( 1 )并非适用于所有部件(见
表2)。
图1 。
LPC1850 / 30 /20/ 10挡图
LPC1850_30_20_10
本文档中提供的所有信息受法律免责声明。
© NXP B.V. 2013年保留所有权利。
产品数据表
修订版6.1 - 2013年2月7日
5 149
相关元器件产品Datasheet PDF文档

LPC1822

NXP Microcontrollers Selection Guide
5 PHILIPS

LPC1822

Fastest Cortex-M3 MCU, Largest SRAM, High Speed USB
2 PHILIPS

LPC1822JBD144

Errata sheet LPC185x, LPC183x, LPC182x, LPC181x flash-based devices
29 PHILIPS

LPC1822JBD144

32-bit ARM Cortex-M3 MCU; up to 1 MB flash and 136 kB
30 PHILIPS

LPC1822JET100

32-bit ARM Cortex-M3 MCU; up to 1 MB flash and 136 kB
7 PHILIPS

LPC1823

Fastest Cortex-M3 MCU, Largest SRAM, High Speed USB
2 PHILIPS