MAX34334CSE 第1页-第5页 PDF中文翻译页面详情预览
集成电路
74F455*,
74F456
缓冲器/驱动器
*停产的一部分。请参阅已停产产品列表中。
产品speci fi cation
取代1990年的数据11月26日
IC15数据手册
1999年1月8日
飞利浦
半导体
飞利浦半导体
产品speci fi cation
缓冲器/驱动器
74F455八路缓冲器/驱动器奇偶校验,反相(三态)
74F456八路缓冲器/驱动器奇偶校验,非反相(三态)
特点
74F455,*
74F456
高阻抗NPN基极输入,可降低负荷
( 40μA高,低状态)
描述
该74F455和74F456的八路缓冲器和线路驱动器奇偶校验
产生/检查旨在用作存储器地址
驱动器,时钟驱动器和总线化的发射器/接收器。这些
配件包括奇偶校验生成器/校验,以提高印刷电路板密度。
典型
传播
延迟
6.5ns
7.5ns
74F456结合74F244和74F280A功能于一体的软件包
74F456是74F656A的中心销版
74F456非反相
三态输出的下沉64毫安和源15毫安
24引脚塑料DIP斯利姆( 300万)包
宽边引脚排列简化PC板布局
TYPE
74F455
74F456
典型电源电流
(总)
64mA
64mA
订购信息
描述
广告
范围
V
CC
= 5V
±10%,
T
AMB
= 0 ° C至+ 70°C
N74456N
N74456D
PKG DWG #
24引脚塑料修身
DIP ( 300MIL )
24引脚塑料溶胶
SOT222-1
SOT137-1
输入和输出负载和扇出表
引脚
D0–D7
PI
OE0 , OE1
ΣE , ΣO
Q0–Q7
数据输入
奇偶输入
输出使能输入(低电平有效)
奇偶输出
数据输出( 75F455 )
描述
74F(U.L.)
HIGH / LOW
2.0/0.066
1.0/0.033
1.0/0.033
750/106.7
750/106.7
负载值
HIGH / LOW
40µA/40µA
20µA/20µA
20µA/20µA
15mA/64mA
15mA/64mA
15mA/64mA
Q0–Q7
数据输出( 75F456 )
750/106.7
注意:
一( 1.0 )快速机组负荷( UL )定义为20μA ,在高状态, 0.6毫安在低状态。
引脚配置 - 74F455
OE0
OE1
PI
D0
D1
D2
V
CC
D3
D4
D5
D6
D7
1
2
3
4
5
6
7
8
9
10
11
12
24
ΣO
23
ΣE
22 Q0
21 Q1
20 Q2
19 GND
18 GND
17 Q3
16 Q4
15 Q5
14 Q6
13 Q7
引脚配置 - 74F456
OE0
OE1
PI
D0
D1
D2
V
CC
D3
D4
D5
D6
D7
1
2
3
4
5
6
7
8
9
10
11
12
24
ΣO
23
ΣE
22 Q0
21 Q1
20 Q2
19 GND
18 GND
17 Q3
16 Q4
15 Q5
14 Q6
13 Q7
SF00969
SF00958
*停产的一部分。请参阅停产产品列表中。
1999年1月8日
2
853–0371 20616
飞利浦半导体
产品speci fi cation
缓冲器/驱动器
74F455,* 74F456
逻辑符号 - 74F455
4
5
6
8
9
10
11
12
逻辑符号 - 74F456
4
5
6
8
9
10
11
12
D0
3
1
2
PI
OE0
D1
D2
D3
D4
D5
D6
D7
3
23
1
24
2
D0
PI
OE0
D1
D2
D3
D4
D5
D6
D7
ΣE
ΣO
ΣE
ΣO
23
24
OE1
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
OE1
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
22
V
CC
= 7针
= GND引脚18 , 19
21
20
17
16
15
14
13
SF00959
22
V
CC
= 7针
= GND引脚18 , 19
21
20
17
16
15
14
13
SF00960
逻辑符号( IEEE / IEC ) - 74F455
3,5,6,7,8
9,10,11,12
3
1
2
4
5
6
8
9
10
11
12
3,5,6,7,8
9,10,11,12
2K
【连】
[奇]
23
24
逻辑符号( IEEE / IEC ) - 74F456
3,5,6,7,8
9,10,11,12
3
1
P3
­1
EN4
22
21
20
17
16
15
14
13
3,5,6,7,8
9,10,11,12
2K
【连】
[奇]
23
24
P3
w1
EN4
22
21
20
17
16
15
14
13
2
4
5
6
8
9
10
11
12
Z5
Z6
Z7
Z8
Z9
Z10
Z11
Z12
4
Z5
Z6
Z7
Z8
Z9
Z10
Z11
Z12
4
SF00961
SF00962
功能表
输入
输出
74F455
OE0
L
L
H
X
H
L
Z
X
=
=
=
=
OE1
L
L
X
H
Dn
L
H
X
X
Qn
H
L
Z
Z
74F456
Qn
L
H
Z
Z
功能表奇偶产出
输入
输入点数,高( PI , D0 - D7 )
甚至 - 0 ,2,4 ,6,8
奇 - 1 ,3,5 ,7,9
任何OEN =高
H
L
Z
X
=
=
=
=
高电压电平
低电压电平
高阻抗“关闭”状态
不在乎
ΣE
H
L
Z
输出
ΣO
L
H
Z
高电压电平
低电压电平
高阻抗“关闭”状态
不在乎
*停产的一部分。请参阅停产产品列表中。
1999年1月8日
3
飞利浦半导体
产品speci fi cation
缓冲器/驱动器
74F455,* 74F456
逻辑示意图74F455
皮3
23
ΣE
24
ΣO
D0
4
22 Q0
21 Q1
20 Q2
17 Q3
16 Q4
15 Q5
14 Q6
13 Q7
D1
5
D2
6
D3
8
D4
9
D5
10
D6
11
12
1
2
D7
OE0
OE1
V
CC
= 7针
= GND引脚18 , 19
SF00963
*停产的一部分。请参阅停产产品列表中。
1999年1月8日
4
飞利浦半导体
产品speci fi cation
缓冲器/驱动器
74F455,* 74F456
逻辑示意图74F456
皮3
23
ΣE
24
ΣO
D0
4
22 Q0
21 Q1
20 Q2
17 Q3
16 Q4
15 Q5
14 Q6
13 Q7
D1
5
D2
6
D3
8
D4
9
D5
10
D6
11
12
1
2
D7
OE0
OE1
V
CC
= 7针
= GND引脚18 , 19
SF00964
*停产的一部分。请参阅停产产品列表中。
1999年1月8日
5
相关元器件产品Datasheet PDF文档

N7453F

AND-OR-Invert Gate, TTL, CDIP14
0 PHILIPS

N74620D

Octal bus transceiver, inverting 3tate
24 PHILIPS

N74620N

Octal bus transceiver, inverting 3tate
16 PHILIPS

N74623D

Octal bus transceiver, inverting 3tate
54 PHILIPS

N74623N

Octal bus transceiver, inverting 3tate
18 PHILIPS
22 icpdf_datashe