WED3DG63126V10D2 [WEDC]

Synchronous DRAM Module, 128MX64, CMOS, DIMM-168;
WED3DG63126V10D2
型号: WED3DG63126V10D2
厂家: WHITE ELECTRONIC DESIGNS CORPORATION    WHITE ELECTRONIC DESIGNS CORPORATION
描述:

Synchronous DRAM Module, 128MX64, CMOS, DIMM-168

动态存储器 内存集成电路
文件: 总6页 (文件大小:460K)
中文:  中文翻译
下载:  下载PDF数据表文档文件
WED3DG64126V-D2  
1GB- 128Mx64 SDRAM UNBUFFERED  
FEATURES  
DESCRIPTION  
n Burst Mode Operation  
The WED3DG64126V is a 128Mx64 synchronous DRAM module  
which consists of sixteen 64Mx8 SDRAM components in TSOP-  
11 package and one 2K EEPROM in an 8- pin TSSOP package for  
Serial Presence Detect which are mounted on a 168 Pin DIMM  
multilayer FR4 Substrate.  
n Auto and Self Refresh capability  
n LVTTL compatible inputs and outputs  
n Serial Presence Detect with EEPROM  
n Fully synchronous: All signals are registered on the positive  
edge of the system clock  
n Programmable Burst Lengths: 1, 2, 4, 8 or Full Page  
n 3.3 volt 6 0.3v Power Supply  
n 168- Pin DIMM JEDEC  
*
This datasheet describes a product that may or may not be under development  
and is subject to change or cancellation without notice.  
PIN CONFIGURATIONS (FRONT SIDE/BACK SIDE)  
PIN NAMES  
Pin  
1
2
Front  
VSS  
Pin  
29  
30  
31  
32  
33  
34  
35  
36  
37  
38  
39  
40  
41  
42  
43  
44  
45  
46  
47  
48  
49  
50  
51  
52  
53  
54  
55  
56  
Front  
DQM1  
CS0  
DNU  
VSS  
A0  
Pin  
57  
58  
59  
60  
61  
62  
63  
64  
65  
66  
67  
68  
69  
70  
71  
72  
73  
74  
75  
76  
77  
78  
79  
80  
81  
82  
83  
84  
Front  
DQ18  
DQ19  
VDD  
DQ20  
NC  
*VREF  
CKE1  
VSS  
Pin  
85  
86  
Back  
VSS  
Pin  
113  
114  
115  
116  
117  
118  
119  
120  
121  
122  
123  
124  
125  
126  
127  
128  
129  
130  
131  
132  
133  
134  
135  
136  
137  
138  
139  
140  
Back  
DQM5  
CS1  
RAS  
VSS  
A1  
Pin  
141  
142  
143  
144  
145  
146  
147  
148  
149  
150  
151  
152  
153  
154  
155  
156  
157  
158  
159  
160  
161  
162  
163  
164  
165  
166  
167  
168  
Back  
DQ50  
DQ51  
VDD  
DQ52  
NC  
*VREF  
DNU  
VSS  
A0 – A12  
BA0-1  
DQ0-63  
CLK0-CLK3  
CKE0,CKE1  
CS0-CS3  
RAS  
CAS  
WE  
DQM0-7  
VDD  
VSS  
Address input (Multiplexed)  
Select Bank  
DQ0  
DQ1  
DQ2  
DQ3  
VDD  
DQ4  
DQ5  
DQ6  
DQ7  
DQ8  
VSS  
DQ9  
DQ10  
DQ11  
DQ12  
DQ13  
VDD  
DQ14  
DQ15  
*CB0  
*CB1  
VSS  
DQ32  
DQ33  
DQ34  
DQ35  
VCC  
Data Input/Output  
Clock input  
3
4
87  
88  
Clock Enable input  
Chip select Input  
Row Address Strobe  
ColumnAddress Strobe  
Write Enable  
DQM  
Power Supply (3.3V)  
Ground  
5
6
89  
90  
A2  
A3  
7
8
A4  
A6  
91  
92  
DQ36  
DQ37  
DQ38  
DQ39  
DQ40  
VSS  
DQ41  
DQ42  
DQ43  
DQ44  
DQ45  
VDD  
DQ46  
DQ47  
*CB4  
*CB5  
VSS  
A5  
A7  
9
A8  
A10/AP  
BA1  
DQ21  
DQ22  
DQ23  
VSS  
DQ24  
DQ25  
DQ26  
DQ27  
VDD  
93  
94  
A9  
BA0  
A11  
DQ53  
DQ54  
DQ55  
VSS  
DQ56  
DQ57  
DQ58  
DQ59  
VDD  
10  
11  
12  
13  
14  
15  
16  
17  
18  
19  
20  
21  
22  
23  
24  
25  
26  
27  
28  
95  
96  
97  
VDD  
VDD  
CLK0  
VSS  
DNU  
CS2  
DQM2  
DQM3  
DNU  
VDD  
NC  
VDD  
CLK1  
*A12  
VSS  
CKE0  
CS3  
DQM6  
DQM7  
*A13  
VDD  
NC  
SDA  
SCL  
DNU  
NC  
Serial data I/O  
Serial clock  
Do not use  
No Connect  
Write Protect  
98  
99  
100  
101  
102  
103  
104  
105  
106  
107  
108  
109  
110  
111  
112  
DQ28  
DQ29  
DQ30  
DQ31  
VSS  
DQ60  
DQ61  
DQ62  
DQ63  
VSS  
WP  
*
These pins are not used in this module.  
NC  
CLK2  
NC  
NC  
CLK3  
NC  
NC  
*CB2  
*CB3  
VSS  
DQ16  
DQ17  
NC  
*CB6  
*CB7  
VSS  
DQ48  
DQ49  
** These pins should be NC in the system which  
does not support SPD.  
*** WP available on the WED3DG63126V-D2 only.  
NC  
VDD  
WE  
WP***  
**SDA  
**SCL  
VDD  
NC  
VDD  
**SA0  
**SA1  
**SA2  
VDD  
CAS  
DQM4  
DQM0  
White Electronic Designs Corporation • (508) 366-5151 • www.whiteedc.com  
Aug. 2002 Rev. 0  
ECO #15455  
1
WED3DG64126V-D2  
FUNCTIONAL BLOCK DIAGRAM  
CSS11  
CSS00  
DQM0  
DQM4  
DQQMM  
DQQMM  
DQQMM  
CSS  
DQQMM  
CSS  
CSS  
CSS  
U8  
DDQQ3322  
DQQ3333  
DQQ3344  
DQQ3355  
DQQ3366  
DQQ3377  
DQQ3388  
DQQ3399  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQQ00  
DQQ11  
DQQ22  
DQQ33  
DQQ44  
DQQ55  
DQQ66  
DQQ77  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQQ00  
DQQ11  
DQQ22  
DQQ33  
DQQ44  
DQQ55  
DQQ66  
DQQ77  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
U00  
U4  
U12  
DQM1  
DQM5  
DQQMM  
DQQMM  
DQQMM  
DQQMM  
CSS  
U5  
CSS  
CSS  
U11  
CSS  
U9  
DQ4400  
DQ4411  
DQ4422  
DQ4433  
DQ4444  
DQ4455  
DQ4466  
DQ4477  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQQ00  
DQQ11  
DQQ22  
DQQ33  
DQQ44  
DQQ55  
DQQ66  
DQQ77  
DQ88  
DQ99  
DQQ00  
DQQ11  
DQQ22  
DQQ33  
DQQ44  
DQQ55  
DQQ66  
DQQ77  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
U13  
DQ1100  
DQ1111  
DQ1122  
DQ1133  
DQ1144  
DQ1155  
CS3  
CS2  
DQM2  
DQM6  
DQQMM  
DQQMM  
CS  
U2  
CS  
DQQMM  
DQQMM  
CS  
U6  
CS  
DQQ1166  
DQQ1177  
DQQ1188  
DQQ1199  
DQQ2200  
DQQ2211  
DQQ2222  
DQQ2233  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQQ4488  
DQQ4499  
DQQ5500  
DQQ5511  
DQQ5522  
DQQ5533  
DQQ5544  
DQQ5555  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
U10  
U14  
DQM7  
DQM3  
DQQMM  
DQQMM  
DQQMM  
DQQMM  
CS  
U3  
CS  
CS  
U7  
CS  
DQQ2244  
DQQ2255  
DQQ2266  
DQQ2277  
DQQ2288  
DQQ2299  
DQQ3300  
DQQ3311  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQQ5566  
DQQ5577  
DQQ5588  
DQQ5599  
DQQ6600  
DQQ6611  
DQQ6622  
DQQ6633  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
DQ00  
DQ11  
DQ22  
DQ33  
DQ44  
DQ55  
DQ66  
DQ77  
U11  
U15  
SDDA  
SCCLL  
WP  
A00 A11 A22  
SAA00 SAA11 SAA22  
V
DD  
A00 ~ A112, BAA00 & 1  
SDDRRAAMM U00 ~ U115  
SDDRRAAMM U00 ~ U115  
SDDRRAAMM U00 ~ U115  
SDDRRAAMM U00 ~ U115  
SDDRRAAMM U00 ~ U7  
RAASS  
CAASS  
WEE  
100KK  
·
CKKEE11  
SDDRRAAMM U8 ~ U115  
CLLKK00//11/22//33  
U0/U1/U2/U3  
U4/U5/U6/U7  
CKKEE00  
100Ω  
·
100Ω  
U8/U9/U10/U11  
DQQnn  
Evverry DQQppiinn off SDDRRAAMM  
U12/U13/U14/U15  
V
DD  
·
·
·
·
1.5pF  
Two 0..11uuFF Caappaacciittoorrs  
peerr eaacchh SDDRRAAMM  
To allll SDDRRAAMMss  
Vssss  
White Electronic Designs Corporation • (508) 366-5151 • www.whiteedc.com  
2
Aug. 2002 Rev. 0  
ECO #15455  
WED3DG64126V-D2  
ABSOLUTE MAXIMUM RATINGS  
Parameter  
Symbol  
VIN, Vout  
VDD, VDDQ  
TSTG  
Value  
-1.0 ~ 4.6  
-1.0 ~ 4.6  
-55 ~ +150  
16  
Units  
V
V
°C  
W
Voltage on any pin relative to VSS  
Voltage on VDD supply relative to VSS  
Storage Temperature  
Power Dissipation  
PD  
Short Circuit Current  
IOS  
50  
mA  
Note: Permanent device damage may occur if "ABSOLUTE MAXIMUM RATINGS" are exceeded.  
Functional operation should be restricted to recommended operating condition.  
Exposure to higher than recommended voltage for extended periods of time could affect device reliability.  
RECOMMENDED DC OPERATING CONDITIONS  
(Voltage Referenced to: VSS = 0V, TA = 0°C to +70°C)  
Parameter  
Supply Voltage  
Symbol  
VDD  
VIH  
Min  
3.0  
2.0  
-0.3  
2.4  
—
Typ  
3.3  
Max  
3.6  
Unit  
V
V
V
V
Note  
Input High Voltage  
Input Low Voltage  
Output High Voltage  
Output Low Voltage  
Input Leakage Current  
3.0 VDDQ+0.3  
1
2
VIL  
—
—
—
—
0.8  
—
0.4  
10  
VOH  
VOL  
ILI  
IOH= -2mA  
IOL= -2mA  
3
V
µA  
-10  
Note: 1. VIH (max)= 5.6V AC. The overshoot voltage duration is £ 3ns.  
2. VIL (min)= -2.0V AC. The undershoot voltage duration is £ 3ns.  
3. Any input 0V £ VIN £ VDDQ  
Input leakage currents include Hi-Z output leakage for all bi-directional buffers with Tri-State  
outputs.  
CAPACITANCE  
(TA = 23°C, f = 1MHz, VDD = 3.3V, VREF=1.4V 6200mV)  
Parameter  
Symbol  
CIN1  
CIN2  
CIN3  
CIN4  
CIN5  
CIN6  
CIN7  
Cout  
Min  
Max  
100  
100  
60  
45  
35  
20  
100  
15  
Unit  
pF  
pF  
pF  
pF  
pF  
pF  
pF  
pF  
Input Capacitance (A0-A12)  
Input Capacitance (RAS,CAS,WE)  
Input Capacitance (CKE0-CKE1)  
Input Capacitance (CLK0-CLK3)  
Input Capacitance (CS0-CS3)  
Input Capacitance (DQM0-DQM7)  
Input Capacitance (BA0-BA1)  
Data input/output capacitance (DQ0-DQ63)  
-
-
-
-
-
-
-
-
White Electronic Designs Corporation • (508) 366-5151 • www.whiteedc.com  
Aug. 2002 Rev. 0  
ECO #15455  
3
WED3DG64126V-D2  
OPERATING CURRENT CHARACTERISTICS  
(VCC = 3.3V, TA = 0°C to +70°C)  
Version  
Parameter  
Operating Current  
(One bank active)  
Symbol  
ICC1  
Conditions  
Burst Length = 1  
tRC ³ tRC(min)  
133  
2000  
100  
1840  
Units Note  
mA  
1
IOL = 0mA  
Precharge Standby Current  
in Power Down Mode  
ICC2P  
ICC2PS  
Icc2N  
CKE £VIL(max), tCC = 10ns  
CKE & CLK £ VIL(max), tCC = ¥  
CKE ³ VIH(min), CS ³ VIH(min), tcc = 10ns  
Input signals are charged one time during 20  
CKE ³ VIH(min), CLK £VIL(max), tcc = ¥  
Input signals are stable  
CKE ³ VIL(max), tCC = 10ns  
CKE & CLK £ VIL(max), tcc = ¥  
CKE ³ VIH(min), CS ³ VIH(min), tcc = 10ns  
Input signals are changed one time during 20ns  
CKE ³ VIH(min), CLK £VIL(max), tcc = ¥  
input signals are stable  
95  
80  
mA  
Precharge Standby Current  
in Non-Power Down Mode  
480  
Icc2NS  
mA  
mA  
160  
160  
130  
Active standby current in  
power-down mode  
ICC3P  
ICC3PS  
ICC3N  
Active standby current in  
non power-down mode  
800  
560  
mA  
mA  
mA  
ICC3NS  
ICC4  
Io = mA  
Page burst  
4 Banks activated  
tCCD = 2CLK  
tRC ³ tRC(min)  
CKE £ 0.2V  
Operating current (Burst mode)  
2000  
3040  
1760  
2880  
1
2
Refresh current  
Self refresh current  
ICC5  
ICC6  
mA  
mA  
115  
Notes: 1. Measured with outputs open.  
2. Refresh period is 64ms.  
3. Unless otherwise noticed, input swing level is CMOS (VIH/VIL = VDDQ/VssQ)  
White Electronic Designs Corporation • (508) 366-5151 • www.whiteedc.com  
4
Aug. 2002 Rev. 0  
ECO #15455  
WED3DG64126V-D2  
ORDERING INFORMATION  
Part Number  
Speed  
CAS Latency  
CL=2  
Part Number  
Speed  
100MHz  
133MHz  
133MHz  
CAS Latency  
CL=2  
WED3DG64126V10D2  
WED3DG64126V7D2  
WED3DG64126V75D2  
100MHz  
133MHz  
133MHz  
WED3DG63126V10D2  
WED3DG63126V7D2  
WED3DG63126V75D2  
CL=2  
CL=3  
CL=2  
CL=3  
Note: Modules are available in industrial temperature - 40°C to 85°C.  
Note: Available with "WP" Wirte Protect on pin 81.  
PACKAGE DIMENSIONS  
MAX.  
.150  
200  
MAX.  
ALL DIMENSIONS ARE IN INCHES  
White Electronic Designs Corporation • (508) 366-5151 • www.whiteedc.com  
Aug. 2002 Rev. 0  
ECO #15455  
5
WED3DG64126V-D2  
REV.  
A
DATE  
5-3-02  
5-21-02  
REQUESTED BY  
PAUL MARIEN  
PAUL MARIEN  
DETAILS  
CREATED  
B
-CORRECT MECHANICAL  
DRAWING  
0
8-19-02  
PAUL MARIEN  
-CHANGE FROM ADVANCED  
TO FINAL DATASHEET  
White Electronic Designs Corporation • (508) 366-5151 • www.whiteedc.com  
6
Aug. 2002 Rev. 0  
ECO #15455  

相关型号:

WED3DG63126V7D2

Synchronous DRAM Module, 128MX64, CMOS, DIMM-168
WEDC

WED3DG6316V10D2

128MB-16Mx64 SDRAM UNBUFFERED
WEDC

WED3DG6316V75D2

128MB-16Mx64 SDRAM UNBUFFERED
WEDC

WED3DG6316V75D2I

暂无描述
WEDC

WED3DG6316V7D2

128MB-16Mx64 SDRAM UNBUFFERED
WEDC

WED3DG6317V10D2

Synchronous DRAM Module, 16MX64, CMOS, DIMM-168
MICROSEMI

WED3DG6317V10D2I

Synchronous DRAM Module, 16MX64, CMOS, DIMM-168
MICROSEMI

WED3DG6317V75D2I

Synchronous DRAM Module, 16MX64, CMOS, DIMM-168
MICROSEMI

WED3DG6317V7D2I

Synchronous DRAM Module, 16MX64, CMOS, DIMM-168
MICROSEMI

WED3DG6318V10D2

Synchronous DRAM Module, 16MX64, CMOS, DIMM-168
WEDC

WED3DG6318V75D2

Synchronous DRAM Module, 16MX64, CMOS, DIMM-168
WEDC

WED3DG6318V7D2

Synchronous DRAM Module, 16MX64, CMOS, DIMM-168
WEDC