电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
XC40150XV XC4000XLA / XV现场可编程门阵列 (XC4000XLA/XV Field Programmable Gate Arrays)
.型号:   XC40150XV
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
描述: XC4000XLA / XV现场可编程门阵列
XC4000XLA/XV Field Programmable Gate Arrays
文件大小 :   141 K    
页数 : 14 页
Logo:   
品牌   XILINX [ XILINX, INC ]
购买 :   
  浏览型号XC40150XV的Datasheet PDF文件第1页 浏览型号XC40150XV的Datasheet PDF文件第2页 浏览型号XC40150XV的Datasheet PDF文件第3页 浏览型号XC40150XV的Datasheet PDF文件第4页 浏览型号XC40150XV的Datasheet PDF文件第6页 浏览型号XC40150XV的Datasheet PDF文件第7页 浏览型号XC40150XV的Datasheet PDF文件第8页 浏览型号XC40150XV的Datasheet PDF文件第9页  
PDF原版 中文翻译版  
100%
R
XC4000XLA / XV现场可编程门阵列
JTAG增强
XC4000XLA / XV器件改善了JTAG功能
并在以下几个方面的表现:
IDCODE
- 在JTAG IDCODE寄存器的现
支持。未来所有的赛灵思FPGA将支持
IDCODE寄存器。通过使用IDCODE ,器件
连接到JTAG端口可以被确定。该
使用IDCODE的实现选择性CON组fi guration
取决于找到的FPGA中。该寄存器IDCODE
有以下二进制格式:
vvvv的: FFFF : FFFA : AAAA : AAAA : CCCC : CCCC : CCC1
其中:
C =公司代码;
A =在CLB中的数组维数;
F =家庭法;
V =芯片版本号
家族码= 01 XLA ;
= 02 SpartanXL ;
= 03的Virtex ;
= 07的XV 。
赛灵思公司代码= 49 (十六进制)
表4 :分配给XC4000XLA / XV的FPGA IDCODEs
FPGA
XC4013XLA
XC4020XLA
XC4028XLA
XC4036XLA
XC4044XLA
XC4052XLA
XC4062XLA
XC4085XLA
XC40110XV
XC40150XV
XC40200XV
XC40250XV
IDCODE
0x00218093
0x0021c093
0x00220093
0x00224093
0x00228093
0x0022c093
0x00230093
0x00238093
0x00e40093
0x00e48093
0x00e54093
0x00e5c093
绕道FF -
绕道FF和IOB是莫迪网络版提供
仅在旁路旁路IP- FL佛罗里达州运DRCLOCK
和EXTEST和SAMPLE / PRELOAD的IOB中
注册。
XV和XLA系列的差异
在XC4000XV系列FPGA的高密度
通过使用先进的0.25微米芯片实现技
术。 2.5伏电源( VCCINT )是必要的亲
韦迪要求的0.25微米减少电源电压
内部逻辑,但维持TTL兼容3.3V的
电源( VCCIO )是所必需的I / O。
为了适应XV器件的高栅极电容,
附加的互连已被添加。这些差异
详述如下。
VCCINT ( 2.5伏)电源引脚
FPGA的XV系列需要一个2.5V电源
内部逻辑,被命名为VCCINT 。引脚
分配给VCCINT电源被命名了引脚
引导的XC4000XV FPGA和在
VCCIO ( 3.3伏)电源引脚
无论是十五和XLA FPGA采用一个3.3V电源
来驱动I / O引脚。在I / O电源被命名为VCCIO
在十五家。
八路长度互连通道
该XC40110XV , XC40150XV , XC40200XV和
XC40250XV已增强的路由。八路由
八进制长度的信道已经被添加到每个CLB
在垂直和水平尺寸。
6
XLA到XL的插槽兼容
该XC4000XLA设备一般可以在
然而,在同一个软件包等同XL设备,
为XC4085XLA可用的软件包的范围已
扩展到包括更小的封装,如HQ240 。
XV-到-XL / XLA插座兼容性
XC4000XV设备在网络连接已经可用封装选项,
引脚网格PG599和球栅BG560 , BG432 , BG352和
和四核FL atpack HQ240 。与该异常的
VCCINT电源引脚, XC4000XV FPGA是兼容的
与XL和XLA这些封装设备,如果以下
需要遵循的准则:
•奠定了PCB的XV引脚排列。
•当安装了XL或XLA设备断开
VCCINT ( 2.5 V )供电。对于PG599 ,应该VCCINT
被连接到3.3V。对于BG560 , BG432和BG352
和HQ240封装, VCCINT电压源
应悬空。未使用的I / O引脚的
连接到VCCINT XL / XLA设备将被拉高
到3.3V 。必须小心,以确保这些引脚
当XL / XLA设备工作不被驱动。
•当安装了XC4000XV的VCCINT引脚必须
CON组fi guration国家
- 该CON组fi guration状态
可用于JTAG控制器。
CON连接gure关闭
- JTAG端口可以预防的
从侦察网络guring的FPGA
TCK启动
- TCK现在可以用于时钟
启动块除了其他用户时钟。
CCLK释抑
- 改变了要求边界
扫描精读连接gure或EXTEST被前发出
发布INIT引脚和CCLK循环。
补发CON连接gure
- 边界扫描精读连接gure
可以补发从一个未连接的nished尝试恢复
精读连接gure设备。
DS015 ( V1.3 ) 1999年10月18日 - 产品speci fi cation
6-161
首页 - - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM

粤公网安备 44030402000629号


粤ICP备13051289号-7