电子元器件数据表 IC PDF查询
English 中文版
  品牌   我要上传
型号:  
描述:
MPI5060  MPI5040W  MPI5080W  MPIR4020  MPIR40  MPIL  MPIR4080  MPIR4060  MPI5080  MPIC2151  
BUS-61559-820K MIL- STD- 1553B注意2先进的集成MUX具有增强RT杂种特点( AIM- HYER ) (MIL-STD-1553B NOTICE 2 ADVANCED INTEGRATED MUX HYBRIDS WITH ENHANCED RT FEATURES (AIM-HYer))
.型号:   BUS-61559-820K
PDF文件: 下载PDF文件   鼠标右键选目标另存为
网页直接浏览   不需安装PDF阅读软件
描述: MIL- STD- 1553B注意2先进的集成MUX具有增强RT杂种特点( AIM- HYER )
MIL-STD-1553B NOTICE 2 ADVANCED INTEGRATED MUX HYBRIDS WITH ENHANCED RT FEATURES (AIM-HYer)
文件大小 :   50 K    
页数 : 4 页
Logo:   
品牌   ETC [ ETC ]
购买 :   
  浏览型号BUS-61559-820K的Datasheet PDF文件第2页 浏览型号BUS-61559-820K的Datasheet PDF文件第3页 浏览型号BUS-61559-820K的Datasheet PDF文件第4页  
PDF原版 中文翻译版  
100%
BUS- 61559系列
MIL- STD-1553B公告2
先进的集成MUX杂种
具有增强RT的功能( AIM - HY'er )
描述
DDC的BUS- 61559系列的高级
集成MUX杂种具有增强
RT功能( AIM - HY'er )包括
一个微型的完整的接口
处理器和MIL- STD-1553B
注意事项2路公交车,实现公交
控制器( BC) ,远程终端( RX ,
和监视终端(MT )模式。
包装在一个78引脚DIP或
82引脚扁平封装的BUS- 61559
系列包含双低功率传输
的收发机和编码器/解码器的COM
完整的BC / RT / MT协议逻辑,存储器
管理和中断逻辑, 8K ×16
的共享静态RAM ,和一个直接
缓冲接口向主处理器总线。
缓冲器以提供直接接口
主处理器总线。另外,
该缓冲器可以在一个完全被操作
为了对接透明模式
的外部到高达64K字共享
RAM和/或直接连接到一个COM
分量设置支持20 MHz的
STANAG - 3910总线。
内存管理方案
对于RT模式盛行的一种选择
分离的广播数据,在的COM
顺应性与1553B公告2.环流
对于RT消息数据LAR缓冲区的选项
块卸载主机处理器
批量数据传输应用。
特点
完整的集成1553B
注意2接口端子
BUS-的Functlonal超集
61553 ALM- HYSeries
内部地址和数据
缓冲区Dlrect接口
处理器总线
RT子地址循环缓冲区
为支持批量数据传输
除了那些上市的另一个特点
的BUS- 61559包括若干
到右侧,是发射器禁止CON-
支持先进的功能
控制对各个总线信道。
MIL- STD- 1553B注意事项2和STANAG
该总线61559系列杂交种3838的其他显着特征能操作
BUS- 61559服务提供吃创造收益,在整个军用温度
适合的-55到+125减少电路板空间要求的范围“C和MIL- PRF-
ments增强了软件的灵活性, 38534的处理是可用的。该
并减少主机处理器的开销混合动力车非常适合要求苛刻的mili-
tary和工业微处理器用于─
巴士- 61559包含内部
1553应用程序
地址锁存器和双向数据
的Optlonal Separatlon
RT广播数据
内部中断状态和
时间标签寄存器
内置ST命令
非法化
MIL -PRF- 38534处理
可用的
(非法化ILLENA
启用)
ILLEGALLIZATION
逻辑
8K ×16
PORT
内存
BUS-25679
8
1
7
2
5
4
3
TX_INH_A
CLK IN( 16MHz的)
低功耗
收发器
A
编码器/
解码器
BC / RT / MT
协议
低功耗
收发器
A
内存中的数据
数据
缓冲区*
D15-D∅
(处理器
数据)
BUS-25679
8
1
7
2
5
4
3
TX_INH_A
( RT地址)
( BROADCAST
启用)
( RTFAIL ,
RTFLAG )
(广播,
信息
时序,数据
频闪和错误
指标)
内存地址
地址
锁存器/
缓冲区*
A15-A∅
(处理器
地址)
LATCH
CONTROL )
ADDR_LAT
(地址
RTAD 4 ∅ , RTADP
BRO_ENA
RTFAIL
RTFLAG
BCSTRCV , CMD_STR , TXDTA_STR
RXDTA_STR , MSG_ERR , INCMD
透明/缓冲MSTCLR ,
STRBD , SELECT , MEM / REG , RD / WR
内存
IOEN , READYD
管理,
INT
SHARED
MEMEN -OUT , MEMWR , MEMOE
内存/
处理器
MEMENA -IN
接口
SSFLAG
打断
逻辑
TAGCLK
(处理器
CONTROL )
(中断
要求提供)
(内存
CONTROL )
(子系统
标志)
( TIME TAG
时钟)
BU- 61559框图
© 1990年, 1999年的数据设备公司
首页 - - 友情链接
Copyright© 2001 - 2014 ICPDF All Rights Reserved ICPDF.COM

粤公网安备 44030402000629号


粤ICP备13051289号-7