CSD87502Q2 [TI]
采用 2mm x 2mm SON 封装、具有栅极 ESD 保护的双路、42mΩ、30V、N 沟道 NexFET™ 功率 MOSFET;型号: | CSD87502Q2 |
厂家: | TEXAS INSTRUMENTS |
描述: | 采用 2mm x 2mm SON 封装、具有栅极 ESD 保护的双路、42mΩ、30V、N 沟道 NexFET™ 功率 MOSFET 局域网 PC 栅 开关 脉冲 光电二极管 晶体管 栅极 |
文件: | 总14页 (文件大小:822K) |
中文: | 中文翻译 | 下载: | 下载PDF数据表文档文件 |
Sample &
Buy
Support &
Community
Product
Folder
Tools &
Software
Technical
Documents
CSD87502Q2
ZHCSEH7 –DECEMBER 2015
CSD87502Q2 30V 双路 N 沟道 NexFET™ 功率 MOSFET
1 特性
产品概要
1
•
•
低导通电阻
TA=25°C
VDS
典型值
30
单位
V
两个独立的金属氧化物半导体场效应晶体管
(MOSFET)
漏源电压
Qg
栅极电荷总量 (4.5V)
栅极电荷 栅极到漏极
2.2
nC
nC
mΩ
mΩ
mΩ
V
•
节省空间的小外形尺寸无引线 (SON) 2mm × 2mm
塑料封装
Qgd
0.5
VGS = 3.8V
42.0
35.5
27.0
•
•
•
•
针对 5V 栅极驱动器而优化
雪崩级
RDS(on) 漏源导通电阻
VGS = 4.5V
VGS = 10V
VGS(th)
阈值电压
1.6
无铅且无卤素
符合 RoHS 环保标准
.
订购信息(1)
2 应用范围
器件
包装介质
数量
封装
运输
卷带封装
•
•
•
用于网络互联、电信和计算系统的 负载点 同步降
压转换器
CSD87502Q2
CSD87502Q2T
7 英寸卷带
7 英寸卷带
3000
SON 2mm x
2mm
塑料封装
250
针对笔记本个人电脑 (PC) 和平板电脑的适配器或
USB 输入保护
(1) 要了解所有可用封装,请见数据表末尾的可订购产品附录。
电池保护
绝对最大额定值
TA = 25°C
值
30
单位
V
3 说明
VDS
VGS
ID
漏源电压
栅源电压
±20
5.0
23
V
CSD87502Q2 是一款 30V、27mΩ N 沟道器件。它具
有两个独立的 MOSFET,采用 2mm x 2mm SON 塑
料封装。这两个场效应管 (FET) 采用半桥配置,适用
于同步降压等电源 应用。此外,这些 NexFET™功率
MOSFET 还可用于适配器、USB 输入保护和电池充电
应用。两个 FET 的漏源导通电阻均较低,可最大限度
地降低损耗并减少元件数,非常适合空间受限型 应
用。
持续漏极电流(受封装限制)
脉冲漏极电流(1)
功率耗散(2)
A
IDM
PD
A
2.3
W
TJ, 工作结温,
-55 至 150
°C
Tstg
储存温度
雪崩能量,单一脉冲
ID = 7.9A,L = 0.1mH,RG = 25Ω
EAS
3.1
mJ
(1) 最大 RθJA = 185°C/W,脉冲持续时间 ≤ 100μs,占空比 ≤
1%。
(2) RθJA = 55°C/W,这是在厚度为 0.06 英寸的环氧板 (FR4) 印刷
电路板 (PCB) 上的 1 英寸2 2 盎司的铜过渡垫片上测得的典型
值。
顶视图和电路图
5rain
5rain
{1
D1
52
51
D2
{2
51
52
Date
Date
{ource
{ource
RDS(on) 与 VGS 间的关系
栅极电荷
80
10
TC = 25°C, I D = 4 A
TC = 125°C, I D = 4 A
ID = 4 A
VDS = 15 V
9
70
60
50
40
30
20
10
0
8
7
6
5
4
3
2
1
0
0
2
4
6
8
10
12
14
16
18
20
0
0.5
1
1.5
2
2.5
3
3.5
4
4.5
5
VGS - Gate-to-Source Voltage (V)
Qg - Gate Charge (nC)
D007
D004
1
An IMPORTANT NOTICE at the end of this data sheet addresses availability, warranty, changes, use in safety-critical applications,
intellectual property matters and other important disclaimers. PRODUCTION DATA.
English Data Sheet: SLPS560
CSD87502Q2
ZHCSEH7 –DECEMBER 2015
www.ti.com.cn
目录
6.1 社区资源.................................................................... 7
6.2 商标........................................................................... 7
6.3 静电放电警告............................................................. 7
6.4 Glossary.................................................................... 7
机械、封装和可订购信息 ......................................... 8
7.1 封装尺寸.................................................................... 8
7.2 印刷电路板 (PCB) 焊盘图案...................................... 9
7.3 建议模板开口............................................................. 9
7.4 Q2 卷带信息............................................................ 10
1
2
3
4
5
特性.......................................................................... 1
应用范围................................................................... 1
说明.......................................................................... 1
修订历史记录 ........................................................... 2
Specifications......................................................... 3
5.1 Electrical Characteristics........................................... 3
5.2 Thermal Information.................................................. 3
5.3 Typical MOSFET Characteristics.............................. 4
器件和文档支持........................................................ 7
7
6
4 修订历史记录
日期
修订版本
注释
2015 年 12 月
*
最初发布。
2
版权 © 2015, Texas Instruments Incorporated
CSD87502Q2
www.ti.com.cn
ZHCSEH7 –DECEMBER 2015
5 Specifications
5.1 Electrical Characteristics
(TA = 25°C unless otherwise stated)
PARAMETER
TEST CONDITIONS
MIN
TYP
MAX UNIT
STATIC CHARACTERISTICS
BVDSS
IDSS
Drain-to-source voltage
VGS = 0 V, ID = 250 μA
30
V
Drain-to-source leakage current
Gate-to-source leakage current
Gate-to-source threshold voltage
VGS = 0 V, VDS = 24 V
VDS = 0 V, VGS = 20 V
VDS = VGS, ID = 250 μA
VGS = 3.8 V, ID = 4 A
VGS = 4.5 V, ID = 4 A
VGS = 10 V, ID = 4 A
VDS = 3 V, ID = 4 A
1
4
μA
μA
V
IGSS
VGS(th)
1.2
1.6
42.0
35.5
27.0
75
2.0
60.0
42.0
32.4
mΩ
mΩ
mΩ
S
RDS(on)
Drain-to-source on-resistance
gfs
Transconductance
DYNAMIC CHARACTERISTICS
Ciss
Coss
Crss
RG
Input capacitance
272
42
22
6.9
2.2
4.6
0.5
1.0
0.5
1.4
3
353
55
pF
pF
pF
Ω
Output capacitance
Reverse transfer capacitance
Series gate resistance
Gate charge total (4.5 V)
Gate charge total (10 V)
Gate charge gate to drain
Gate charge gate to source
Gate charge at Vth
Output charge
VGS = 0 V, VDS = 15 V, ƒ = 1 MHz
29
Qg
2.9
6.0
nC
nC
nC
nC
nC
nC
ns
ns
ns
ns
Qg
Qgd
Qgs
Qg(th)
Qoss
td(on)
tr
VDS = 15 V, ID = 4 A
VDS = 15 V, VGS = 0 V
Turn on delay time
Rise time
11
12
3
VDS = 15 V, VGS = 5 V,
IDS = 4 A, RG = 0 Ω
td(off)
tf
Turn off delay time
Fall time
DIODE CHARACTERISTICS
VSD
Qrr
trr
Diode forward voltage
Reverse recovery charge
Reverse recovery time
ISD = 4 A, VGS = 0 V
0.85
4.0
1.0
V
nC
ns
VDS= 15 V, IF = 4 A,
di/dt = 300 A/μs
6.4
5.2 Thermal Information
(TA = 25°C unless otherwise stated)
THERMAL METRIC
Junction-to-ambient thermal resistance(1)
Junction-to-ambient thermal resistance(2)
MIN
TYP
MAX
UNIT
70
RθJA
°C/W
185
(1) Device mounted on FR4 material with 1 inch2 (6.45 cm2), 2 oz. (0.071 mm thick) Cu.
(2) Device mounted on FR4 material with minimum Cu mounting area.
Copyright © 2015, Texas Instruments Incorporated
3
CSD87502Q2
ZHCSEH7 –DECEMBER 2015
www.ti.com.cn
GATE
Source
GATE
Source
Max RθJA = 70 when
mounted on 1 inch2
(6.45 cm2) of 2 oz.
(0.071 mm thick) Cu.
Max RθJA = 185 when
mounted on minimum
pad area of 2 oz.
(0.071 mm thick) Cu.
DRAIN
DRAIN
M0164-02
M0164-01
5.3 Typical MOSFET Characteristics
(TA = 25°C unless otherwise stated)
Figure 1. Transient Thermal Impedance
4
Copyright © 2015, Texas Instruments Incorporated
CSD87502Q2
www.ti.com.cn
ZHCSEH7 –DECEMBER 2015
Typical MOSFET Characteristics (continued)
(TA = 25°C unless otherwise stated)
20
10
8
TC = 125°C
TC = 25°C
TC = -55°C
18
16
14
12
10
8
6
4
6
4
2
VGS = 3.8 V
VGS = 4.5 V
VGS = 10 V
2
0
0
0
0.2 0.4 0.6 0.8
1
1.2 1.4 1.6 1.8
2
0.8
1.2
1.6
2
2.4
2.8
3.2
3.6
4
VDS - Drain-to-Source Voltage (V)
VGS - Gate-to-Source Voltage (V)
D002
D003
VDS = 5 V
Figure 2. Saturation Characteristics
Figure 3. Transfer Characteristics
10
9
8
7
6
5
4
3
2
1
0
1000
100
10
Ciss = Cgd + Cgs
Coss = Cds + Cgd
Crss = Cgd
0
3
6
9
12
15
18
21
24
27
30
0
0.5
1
1.5
2
2.5
3
3.5
4
4.5
5
VDS - Drain-to-Source Voltage (V)
Qg - Gate Charge (nC)
D005
D004
ID = 4 A
VDS = 15 V
Figure 5. Capacitance
Figure 4. Gate Charge
80
70
60
50
40
30
20
10
0
2.2
2
TC = 25°C, I D = 4 A
TC = 125°C, I D = 4 A
1.8
1.6
1.4
1.2
1
0.8
-75 -50 -25
0
25
50
75 100 125 150 175
0
2
4
6
8
10
12
14
16
18
20
TC - Case Temperature (°C)
VGS - Gate-to-Source Voltage (V)
D006
D007
ID = 4 A
Figure 6. Threshold Voltage vs Temperature
Figure 7. On-State Resistance vs Gate-to-Source Voltage
Copyright © 2015, Texas Instruments Incorporated
5
CSD87502Q2
ZHCSEH7 –DECEMBER 2015
www.ti.com.cn
Typical MOSFET Characteristics (continued)
(TA = 25°C unless otherwise stated)
100
10
1.8
TC = 25°C
TC = 125°C
VGS = 3.8 V
VGS = 4.5 V
VGS = 10 V
1.6
1.4
1.2
1
1
0.1
0.01
0.001
0.0001
0.8
0.6
-75 -50 -25
0
25
50
75 100 125 150 175
0
0.2
0.4
0.6
0.8
1
1.2
1.4
TC - Case Temperature (°C)
VSD - Source-to-Drain Voltage (V)
D008
D009
ID = 4 A
Figure 8. Normalized On-State Resistance vs Temperature
Figure 9. Typical Diode Forward Voltage
10
100
TC = 25èC
TC = 125èC
10
1
0.1
100 ms
10 ms
1 ms
100 µs
10 µs
0.01
0.1
1
0.001
1
10
100
0.01
0.1
1
VDS - Drain-to-Source Voltage (V)
TAV - Time in Avalanche (ms)
D010
D011
Single Pulse, Max RθJA = 185°C/W
Figure 10. Maximum Safe Operating Area
Figure 11. Single Pulse Unclamped Inductive Switching
6
5
4
3
2
1
0
-50
-25
0
25
50
75
100 125 150 175
TC - Case Temperature (°C)
D012
Figure 12. Maximum Drain Current vs Temperature
6
Copyright © 2015, Texas Instruments Incorporated
CSD87502Q2
www.ti.com.cn
ZHCSEH7 –DECEMBER 2015
6 器件和文档支持
6.1 社区资源
The following links connect to TI community resources. Linked contents are provided "AS IS" by the respective
contributors. They do not constitute TI specifications and do not necessarily reflect TI's views; see TI's Terms of
Use.
TI E2E™ Online Community TI's Engineer-to-Engineer (E2E) Community. Created to foster collaboration
among engineers. At e2e.ti.com, you can ask questions, share knowledge, explore ideas and help
solve problems with fellow engineers.
Design Support TI's Design Support Quickly find helpful E2E forums along with design support tools and
contact information for technical support.
6.2 商标
NexFET, E2E are trademarks of Texas Instruments.
All other trademarks are the property of their respective owners.
6.3 静电放电警告
这些装置包含有限的内置 ESD 保护。 存储或装卸时,应将导线一起截短或将装置放置于导电泡棉中,以防止 MOS 门极遭受静电损
伤。
6.4 Glossary
SLYZ022 — TI Glossary.
This glossary lists and explains terms, acronyms, and definitions.
版权 © 2015, Texas Instruments Incorporated
7
CSD87502Q2
ZHCSEH7 –DECEMBER 2015
www.ti.com.cn
7 机械、封装和可订购信息
以下页中包括机械、封装和可订购信息。这些信息是针对指定器件可提供的最新数据。这些数据会在无通知且不对
本文档进行修订的情况下发生改变。要获得这份数据表的浏览器版本,请查阅左侧的导航栏。
7.1 封装尺寸
2.1
1.9
B
A
PIN 1 INDEX AREA
2.1
1.9
4X
0.05 C
0.05 C
0.8 MAX
C
SEATING PLANE
0.05
0.00
2X 0.9 0.05
0.05 C A
(0.203)
TYP
2X
0.625 0.05
B
0.05 C A
B
3
4
4X
2X
0.65
2X
0.488
1.3
(0.35)
1
6
0.35
0.25
6X
PIN 1 ID
(45 X0.2)
0.3
0.2
0.1 C A
0.05 C
B
6X
除非另外注明,否则全部尺寸单位均为 mm。
8
版权 © 2015, Texas Instruments Incorporated
CSD87502Q2
www.ti.com.cn
ZHCSEH7 –DECEMBER 2015
7.2 印刷电路板 (PCB) 焊盘图案
6X (0.45)
6X (0.3)
SYMM
1
6
4X
(0.65)
(0.488)
SYMM
2X (0.625)
4
3
2X (0.9)
(1.95)
要获得与印刷电路板 (PCB) 设计相关的建议电路布局布线,请参见《应用说明》文献编号:SLPA005 - 通过 PCB
布局布线技巧来减少振铃。
7.3 建议模板开口
6X (0.45)
6X (0.3)
SYMM
METAL
TYP
1
6
4X
(0.65)
(0.488)
SYMM
2X
(0.59)
4
3
2X (0.85)
(1.95)
除非另外注明,否则全部尺寸单位均为 mm。
版权 © 2015, Texas Instruments Incorporated
9
CSD87502Q2
ZHCSEH7 –DECEMBER 2015
www.ti.com.cn
7.4 Q2 卷带信息
4.00 0.10
2.00 0.0ꢀ
Ø 1.ꢀ0 0.10
10° Max
4.00 0.10
Ø 1.00 0.2ꢀ
1.00 0.0ꢀ
0.2ꢀ4 0.02
10° Max
2.30 0.0ꢀ
M0168-01
Notes: 1. 测自链齿孔中心线到孔眼中心线
2. 10 个链齿孔的累积容差为 ±0.20
3. 其他材料可用
4. 卷带的 SR 典型值最大为 109 OHM/SQ
5. 全部尺寸单位为 mm,除非另外注明。
10
版权 © 2015, Texas Instruments Incorporated
重要声明
德州仪器(TI) 及其下属子公司有权根据 JESD46 最新标准, 对所提供的产品和服务进行更正、修改、增强、改进或其它更改, 并有权根据
JESD48 最新标准中止提供任何产品和服务。客户在下订单前应获取最新的相关信息, 并验证这些信息是否完整且是最新的。所有产品的销售
都遵循在订单确认时所提供的TI 销售条款与条件。
TI 保证其所销售的组件的性能符合产品销售时 TI 半导体产品销售条件与条款的适用规范。仅在 TI 保证的范围内,且 TI 认为 有必要时才会使
用测试或其它质量控制技术。除非适用法律做出了硬性规定,否则没有必要对每种组件的所有参数进行测试。
TI 对应用帮助或客户产品设计不承担任何义务。客户应对其使用 TI 组件的产品和应用自行负责。为尽量减小与客户产品和应 用相关的风险,
客户应提供充分的设计与操作安全措施。
TI 不对任何 TI 专利权、版权、屏蔽作品权或其它与使用了 TI 组件或服务的组合设备、机器或流程相关的 TI 知识产权中授予 的直接或隐含权
限作出任何保证或解释。TI 所发布的与第三方产品或服务有关的信息,不能构成从 TI 获得使用这些产品或服 务的许可、授权、或认可。使用
此类信息可能需要获得第三方的专利权或其它知识产权方面的许可,或是 TI 的专利权或其它 知识产权方面的许可。
对于 TI 的产品手册或数据表中 TI 信息的重要部分,仅在没有对内容进行任何篡改且带有相关授权、条件、限制和声明的情况 下才允许进行
复制。TI 对此类篡改过的文件不承担任何责任或义务。复制第三方的信息可能需要服从额外的限制条件。
在转售 TI 组件或服务时,如果对该组件或服务参数的陈述与 TI 标明的参数相比存在差异或虚假成分,则会失去相关 TI 组件 或服务的所有明
示或暗示授权,且这是不正当的、欺诈性商业行为。TI 对任何此类虚假陈述均不承担任何责任或义务。
客户认可并同意,尽管任何应用相关信息或支持仍可能由 TI 提供,但他们将独力负责满足与其产品及在其应用中使用 TI 产品 相关的所有法
律、法规和安全相关要求。客户声明并同意,他们具备制定与实施安全措施所需的全部专业技术和知识,可预见 故障的危险后果、监测故障
及其后果、降低有可能造成人身伤害的故障的发生机率并采取适当的补救措施。客户将全额赔偿因 在此类安全关键应用中使用任何 TI 组件而
对 TI 及其代理造成的任何损失。
在某些场合中,为了推进安全相关应用有可能对 TI 组件进行特别的促销。TI 的目标是利用此类组件帮助客户设计和创立其特 有的可满足适用
的功能安全性标准和要求的终端产品解决方案。尽管如此,此类组件仍然服从这些条款。
TI 组件未获得用于 FDA Class III(或类似的生命攸关医疗设备)的授权许可,除非各方授权官员已经达成了专门管控此类使 用的特别协议。
只有那些 TI 特别注明属于军用等级或“增强型塑料”的 TI 组件才是设计或专门用于军事/航空应用或环境的。购买者认可并同 意,对并非指定面
向军事或航空航天用途的 TI 组件进行军事或航空航天方面的应用,其风险由客户单独承担,并且由客户独 力负责满足与此类使用相关的所有
法律和法规要求。
TI 已明确指定符合 ISO/TS16949 要求的产品,这些产品主要用于汽车。在任何情况下,因使用非指定产品而无法达到 ISO/TS16949 要
求,TI不承担任何责任。
产品
应用
www.ti.com.cn/telecom
数字音频
www.ti.com.cn/audio
www.ti.com.cn/amplifiers
www.ti.com.cn/dataconverters
www.dlp.com
通信与电信
计算机及周边
消费电子
能源
放大器和线性器件
数据转换器
DLP® 产品
DSP - 数字信号处理器
时钟和计时器
接口
www.ti.com.cn/computer
www.ti.com/consumer-apps
www.ti.com/energy
www.ti.com.cn/dsp
工业应用
医疗电子
安防应用
汽车电子
视频和影像
www.ti.com.cn/industrial
www.ti.com.cn/medical
www.ti.com.cn/security
www.ti.com.cn/automotive
www.ti.com.cn/video
www.ti.com.cn/clockandtimers
www.ti.com.cn/interface
www.ti.com.cn/logic
逻辑
电源管理
www.ti.com.cn/power
www.ti.com.cn/microcontrollers
www.ti.com.cn/rfidsys
www.ti.com/omap
微控制器 (MCU)
RFID 系统
OMAP应用处理器
无线连通性
www.ti.com.cn/wirelessconnectivity
德州仪器在线技术支持社区
www.deyisupport.com
IMPORTANT NOTICE
邮寄地址: 上海市浦东新区世纪大道1568 号,中建大厦32 楼邮政编码: 200122
Copyright © 2016, 德州仪器半导体技术(上海)有限公司
PACKAGE OPTION ADDENDUM
www.ti.com
10-Dec-2020
PACKAGING INFORMATION
Orderable Device
Status Package Type Package Pins Package
Eco Plan
Lead finish/
Ball material
MSL Peak Temp
Op Temp (°C)
Device Marking
Samples
Drawing
Qty
(1)
(2)
(3)
(4/5)
(6)
CSD87502Q2
CSD87502Q2T
ACTIVE
ACTIVE
WSON
WSON
DQK
DQK
6
6
3000 RoHS & Green
250 RoHS & Green
NIPDAU | SN
Level-1-260C-UNLIM
Level-1-260C-UNLIM
-55 to 150
-55 to 150
8752
8752
NIPDAU | SN
(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.
(2) RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance
do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may
reference these types of products as "Pb-Free".
RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption.
Green: TI defines "Green" to mean the content of Chlorine (Cl) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based
flame retardants must also meet the <=1000ppm threshold requirement.
(3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.
(4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.
(5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation
of the previous line and the two combined represent the entire Device Marking for that device.
(6)
Lead finish/Ball material - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two
lines if the finish value exceeds the maximum column width.
Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.
In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.
Addendum-Page 1
PACKAGE OPTION ADDENDUM
www.ti.com
10-Dec-2020
Addendum-Page 2
重要声明和免责声明
TI 均以“原样”提供技术性及可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资
源,不保证其中不含任何瑕疵,且不做任何明示或暗示的担保,包括但不限于对适销性、适合某特定用途或不侵犯任何第三方知识产权的暗示
担保。
所述资源可供专业开发人员应用TI 产品进行设计使用。您将对以下行为独自承担全部责任:(1) 针对您的应用选择合适的TI 产品;(2) 设计、
验证并测试您的应用;(3) 确保您的应用满足相应标准以及任何其他安全、安保或其他要求。所述资源如有变更,恕不另行通知。TI 对您使用
所述资源的授权仅限于开发资源所涉及TI 产品的相关应用。除此之外不得复制或展示所述资源,也不提供其它TI或任何第三方的知识产权授权
许可。如因使用所述资源而产生任何索赔、赔偿、成本、损失及债务等,TI对此概不负责,并且您须赔偿由此对TI 及其代表造成的损害。
TI 所提供产品均受TI 的销售条款 (http://www.ti.com.cn/zh-cn/legal/termsofsale.html) 以及ti.com.cn上或随附TI产品提供的其他可适用条款的约
束。TI提供所述资源并不扩展或以其他方式更改TI 针对TI 产品所发布的可适用的担保范围或担保免责声明。IMPORTANT NOTICE
邮寄地址:上海市浦东新区世纪大道 1568 号中建大厦 32 楼,邮政编码:200122
Copyright © 2020 德州仪器半导体技术(上海)有限公司
相关型号:
CSD87502Q2T
采用 2mm x 2mm SON 封装、具有栅极 ESD 保护的双路、42mΩ、30V、N 沟道 NexFET™ 功率 MOSFET | DQK | 6 | -55 to 150
TI
©2020 ICPDF网 联系我们和版权申明