AK8128ME [AKM]
Multi Clock Generator for Audio; 多时钟发生器的音频型号: | AK8128ME |
厂家: | ASAHI KASEI MICROSYSTEMS |
描述: | Multi Clock Generator for Audio |
文件: | 总10页 (文件大小:302K) |
中文: | 中文翻译 | 下载: | 下载PDF数据表文档文件 |
[AK8128ME]
AK8128ME
Multi Clock Generator for Audio
AK8128MEは、高性能オーディオ用PLLクロックジェネレータICです。外部入力から2つのオーディオ
用クロックを同時に生成します。出力周波数は端子設定により選択できますので各種オーディオシステ
ムに適用することができます。 AK8128MEは出力周波数近傍のスプリアスを大幅に軽減していますので
水晶発振器を用いた場合と同等のADC/DACのS/N特性を実現することができます。
特
長
□ 電源電圧
□ 低消費電流
□ マスタクロック
□ 生成クロック
CLK1
:
:
:
3.0V – 3.6V
8 mA typ.(出力端子無負荷時)
2.8224/3.072/11.2896/12.288/27.000MHz
:
:
24.576/45.000/46.40625MHz
11.2896MHz/off
CLK2
□ 出力負荷
CLK1-2
:
15pF
□ 低ジッタ出力
Period Jitter
CLK1-2
:
:
:
20ps typ.(1σ)
Long term Jitter
CLK1-2
40ps typ.(1σ)
□ パッケージ
10pin TMSOP (鉛フリー)
■用途
各種オーディオ
カーナビ
DVD,BD,HDD レコーダ
DTV
MS1293-J-00
2011/04
- 1 -
[AK8128ME]
1.ブロック図
VDD1-2
Divide
Logic
CLKIN
CLK1
CLK2
PLL1
&
Output
Control
PLL2
VDD
S0
GND
VDD
S1
TEST
GND
VSS1-2
2.端子説明
2-1)端子配置図
1:VDD2
10:CLK2
2:VSS2
3:CLKIN
4:VSS1
5:VDD1
9:TEST
8:S0
7:S1
6:CLK1
MS1293-J-00
2011/04
- 2 -
[AK8128ME]
2-2)端子機能説明
端子名
(端子タイ
プ)
端子番号
説明
VDD2
1
2
3
4
5
6
電源端子
GND 端子
(PWR)
VSS2
(PWR)
CLKIN
(DI)
外部クロック入力端子
Table 1 を参照して下さい。
VSS1
GND 端子
電源端子
(PWR)
VDD1
(PWR)
CLK1
(DO)
クロック出力端子1
Table 1 を参照して下さい。
クロック入出力設定端子
Table 1 を参照して下さい。
内部プルアップ 400 kΩ。
S1
(DI)
7
クロック入出力設定端子
Table 1 を参照して下さい。
内部プルアップ 400 kΩ および内部プルダウン 400 kΩ。
S0
(DI)
8
9
TEST
(DI)
GND に接続して下さい。
内部プルダウン 400 kΩ。
CLK2
(DO)
クロック出力端子2
Table 1 を参照して下さい。
10
PWR :電源
DI :デジタル入力
DO :デジタル出力
2-3)周波数設定テーブル
Table 1: CLK1-2 Clock Output Frequency
Selection Pin
Clock Input Frequency (MHz)
Clock Output Frequency (MHz)
S0
S1
CLKIN
CLK1
CLK2
(Pin 8) (Pin 7)
(Pin 3)
(Pin 6)
(Pin 10)
L
L
M
M
H
H
L
H
L
H
L
H
2.8224
11.2896
3.072
24.576
24.576
24.576
24.576
45.000
46.40625
11.2896
11.2896
11.2896
12.288
27.000
27.000
11.2896
“L” Output
“L” Output
MS1293-J-00
2011/04
- 3 -
[AK8128ME]
3.電気的特性
3-1)絶対最大定格
項
目
記号
VDD
MIN
MAX
4.6
単位
V
備考
電源電圧
-0.3
グランド・レベル
入力端子電圧
入力電流
VSS
VIN
0
0
V
V
VSS-0.3 VDD+0.3
IIN
-10
-55
10
mA
℃
保存温度
Tstg
130
注意: この値を超えた条件で使用した場合デバイスを破壊することがあります。
また、通常の動作は保証されません。
3-2)動作条件
項
目
記号
Ta
MIN
-20
TYP
3.3
MAX
85
単位
℃
備考
動作温度
電源電圧
VDD
Cpl
3.0
3.6
15
V
出力端子負荷容量
pF CLK1,2
注意: VDD1-2は同じ電源を使用し、各端子とGND間に0.1μF程度のコンデンサを
挿入してください。
3-3)消費電流
VDD=3.0~3.6V,Ta=-20~85℃
MAX 単位 備考
mA *1,*2
項
目
記号
IDD
MIN
TYP
8
消費電流
*1 出力端子無負荷時
*2 全ての周波数設定
MS1293-J-00
2011/04
- 4 -
[AK8128ME]
VDD=3.0~3.6V,Ta=-20~85℃
3-4)DC特性
項
目
端子
MIN
TYP
MAX
単位
V
備考
CLKIN
S1
高レベル入力電圧1
0.7*VDD
低レベル入力電圧1
高レベル入力電圧2
中レベル入力電圧2
低レベル入力電圧2
入力リーク電流1
同上
S0
0.3*VDD
V
V
0.7*VDD
同上 0.45*VDD 0.5*VDD 0.55*VDD
V
同上
CLKIN
S1
0.3*VDD
+1
V
-1
-20
-20
-1
μA
入力リーク電流2
+1
μA 400kΩプルアップ
400kΩプルアップ
μA
入力リーク電流3
S0
+20
+1
400kΩプルダウン
400kΩプルダウン
入力リーク電流4
TEST
μA
GND 接続時
出力高レベル電圧
出力低レベル電圧
CLK1,2 0.8*VDD
同上
V
V
IOH=-4mA
IOL=+4mA
0.2*VDD
注意: IC へ流れる向きを “+” とする。
MS1293-J-00
2011/04
- 5 -
[AK8128ME]
VDD=3.0~3.6V,Ta=-20~85℃
3-5)AC特性
項
目
端子
MIN
TYP
MAX
単位
備考
2.8224
3.072
MHz S[0:1]=”LL”
MHz S[0:1]=”ML”
MHz S[0:1]=”LH”
MHz S[0:1]=”MH”
MHz S[0:1]=”HL”,”HH”
外部クロック入力
周波数
CLKIN
CLKIN
11.2896
12.288
27.000
入力デューティーサイクル
30
70
%
at VDD/2
S[0:1]=”LL”,”LH”,
”ML”,“MH” *1
24.576
45.000
46.40625
11.2896
---
MHz
S[0:1]=”HL”
*1
CLK1
CLK2
MHz
MHz
MHz
MHz
ns
S[0:1]=”HH”
*1
出力周波数
S[0:1]=”LL”,”LH”,
”ML”,“MH” *1
S[0:1]=”HL”,”HH”
*1,*2
出力CLK
立ち上がり時間
Cpl=15pF
*3
CLK1,2
CLK1,2
1.5
3.0
3.0
出力CLK
Cpl=15pF
*3
1.5
ns
立ち下がり時間
S[0:1]=”LL”,”LH”,
”ML”,“MH”
Cpl=15pF *3
CLK1,2
CLK1
20
15
40
30
ps
ps
ps
ピリオドジッタ(1σ)
S[0:1]=”HL”,”HH”
Cpl=15pF *3
S[0:1]=”LL”,”LH”,
”ML”,“MH”
Cpl=15pF *3
CLK1,2
CLK1
ロングタームジッタ
(1000サイクル、1σ)
S[0:1]=”HL”,”HH”
Cpl=15pF *3
ps
%
出力デューティーサイクル
出力遷移時間
出力ロック時間
CLK1,2
CLK1
45
50
55
Cpl=15pF *3
0.2
0.2
ms Cpl=15pF *3,*4
ms Cpl=15pF *3,*5
CLK1,2
*1 出力周波数は入力周波数に比例します。
*2 “L” Output
*3 設計値
*4 S[0:1]=”HL” と “HH” の間の動作切替え時、クロック出力が所定の周波数の±0.1%以内に
安定するまでの時間
*5 電源が VDD 電圧に達した後クロック出力が所定の周波数の±0.1%以内に
安定するまでの時間
MS1293-J-00
2011/04
- 6 -
[AK8128ME]
4.外部回路接続例
+3.3V typ.
AK8128ME
CLK2
CLK1
1:VDD2
2:VSS2
3:CLKIN
4:VSS1
5:VDD1
10:CLK2
9:TEST
8:S0
C2
External Clock
SW0
7:S1
SW1
6:CLK1
C1
GND
Figure 1: Typical Connection Diagram
C1-2 : 0.1μF 程度
SW0:CLK1-2の周波数設定テーブルに応じて設定して下さい。プルアップ/プルダウン抵抗を内蔵しているので ‘H’は
VDD に、‘M’ は開放に、 ‘L’ は GND に接続して下さい。
SW1:CLK1-2の周波数設定テーブルに応じて設定して下さい。プルアップ抵抗を内蔵しているので ‘H’は開放に、‘L’
は GND に接続して下さい。
MS1293-J-00
2011/04
- 7 -
[AK8128ME]
5.パッケージ外形寸法図(単位mm)
10 TMSOP
2.9±0.2
10
6
1
5
M
0.1
0.5
0.2±0.1
0゜~10゜
S
0.1
S
MS1293-J-00
2011/04
- 8 -
[AK8128ME]
6.マーキング図
a. 1ピン表示
丸印
b. ロゴ
なし
c. マーケティングコード
d. 日付コード
128ME
XXX(3桁, Year/Month/Lot No.)
6
10
128ME
xxx
5
1
MS1293-J-00
2011/04
- 9 -
[AK8128ME]
重要な注意事項
● 本書に記載された製品、および、製品の仕様につきましては、製品改善のために予告なく
変更することがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が
最新のものであることを弊社営業担当、あるいは弊社特約店営業担当にご確認ください。
● 本書に記載された周辺回路、応用回路、ソフトウェアおよびこれらに関連する情報は、
半導体製品の動作例、応用例を説明するものです。お客様の機器設計において本書に
記載された周辺回路、応用回路、ソフトウェアおよびこれらに関連する情報を使用される
場合は、お客様の責任において行ってください。本書に記載された周辺回路、応用回路、
ソフトウェアおよびこれらに関連する情報の使用に起因してお客様または第三者に生じた
損害に対し、弊社はその責任を負うものではありません。また、当該使用に起因する、
工業所有権その他の第三者の所有する権利に対する侵害につきましても同様です。
● 本書記載製品が、外国為替および、外国貿易管理法に定める戦略物資(役務を含む)に
該当する場合、輸出する際に同法に基づく輸出許可が必要です。
● 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の
故障や動作不良が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼす
ことが通常予想されるような極めて高い信頼性を要求される用途に弊社製品を使用される
場合は、必ず事前に弊社代表取締役の書面による同意をお取りください。
● この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から
生ずる損害等の責任を一切負うものではありませんのでご了承ください。
● お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、
その使用から損害等が生じた場合は全てお客様にてご負担または補償して頂きますので
ご了承下さい。
MS1293-J-00
2011/04
- 10 -
相关型号:
©2020 ICPDF网 联系我们和版权申明