LC823231 [SANYO]
LC823231;型号: | LC823231 |
厂家: | SANYO SEMICON DEVICE |
描述: | LC823231 商用集成电路 |
文件: | 总8页 (文件大小:265K) |
中文: | 中文翻译 | 下载: | 下载PDF数据表文档文件 |
注文コードNo. N※8082
CMOS LSI
LC823231
デュアルデコーダLSI
概要
LC823231は、MP3/WMAに対応したデュアルデコーダLSIである。MP3/WMAデコード機能をハードワ
イアード構成として専用回路化することにより、DSPベースの構成では不可能な超低消費電力を実現
している。
特長
・超低消費電力(around 10mW)1
・対応するフォーマットは以下の通りである。
- MPEG1,MPEG2,MPEG2.5(全サンプリング周波数・全ビットレート)
- WMA(High Rate defined by Microsoft)2
Sampling Frequency
48kHz
Channel
Bitrate(bps)
64k,96k,128k,160k,192k
2ch
1ch
2ch
1ch
2ch
1ch
2ch
1ch
-
44.1kHz
32kHz
(32k),48k,64k,80k,96k,128k,160k,192k,256k,320k
32k,48k,64k,128k
(32k),(36k),(40k),(44k),48k,64k
(20k),(32k)
22.05kHz
(20k),(22k),32k
(16k),(20k)
- PCM(8kHz,11.025kHz,12kHz,16kHz,22.05kHz,24kHz,32kHz,44.1kHz,48kHz)
・デジタルボリューム・トーンコントロール回路を内蔵。
・∆Σ方式DAC・D級アンプを内蔵している。
・デジタルイコライザ・音漏れ防止回路を内蔵。(DAC)
・三洋サラウンド回路を内蔵(評価中)
・PCM 入出力インタフェース
- 外付けDAC/DSP へのPCM データ出力
- 外付けADC/DSP からのPCM データ入力
・×2,×4のオーバーサンプラーによるサンプリングレート変換機能
・スリープモードサポート。
・Xtal周波数は16.9344MHz(44.1kHz* 384)。
1
Fs=44.1kHz,PLL=OFF,D-class Ampを除く消費電力。
2
表中の(nk)bps=Middle Rate。簡易再生可能。
次ページへ続く。
82504 JO IM◎棚橋No.8082-1/8
LC823231
前ページより続く。
・内蔵PLLによって44.1kHz以外のサンプリング周波数に対応。
・電源電圧は以下の通りである。
- 内部電源:Typical 1.5V (min 1.2V, max 1.8V)
- D 級アンプ電源:Typical 1.5V (min 1.2V, max 1.8V)
- I/O 端子電源:(min 2.7V, max 3.6V)
- PLL 端子電源:(min 2.7V, max 3.6V)
絶対最大定格/V =0V,V INT=V 1,V IO=V 2
SS DD DD DD DD
項目
記号
条件
定格値
unit
V
電源電圧
V INT max
DD
-0.3~+2.16
-0.3~+3.96
V IO max
DD
V
入力電圧
V
-0.3~V IO+0.3
DD
V
I
保存周囲温度
動作周囲温度
Tstg
Topr
-55~+125
-30~+70
℃
℃
許容動作範囲/Topr=-30~+70℃
項目
記号
min
typ
max
unit
電源電圧
INT(内部)
IO
V 1
DD
1.2
2.7
2.7
2.7
1.2
2.7
0
1.5
3.3
3.3
3.3
1.5
3.3
1.8
3.6
3.6
3.6
1.8
3.6
V
V
V
V
V
V
V
V
V
V 2
DD
PLL
V 3
DD
IO2
V 4
DD
DAMP
PLL
AV 1
DD
AV 2
DD
入力電圧
IO
V 2
DD
V 2
DD
IO2
V 4
DD
0
V 4
DD
PLL
V 3
DD
0
V 3
DD
注)V 1等の電源の種別は、端子説明表に表記した電源名称に準じる。
DD
[注意]電源電圧の制限条件を以下に示す。
・V 2≧V 4
DD DD
・V 3=AV 2
DD DD
・V 3≦V 2
DD DD
No.8082-2/8
LC823231
DC特性/2.7V≦V 2(V 4)≦3.6V,-30≦Topr≦70℃
DD DD
項目
記号
条件
min
typ
max
unit
適用ピン
(1)
入力Hレベル電圧
入力Lレベル電圧
出力Hレベル電圧
V
V
V
0.7×V 2
DD
V
V
V
V
IH
0.75×V 2
DD
(2)
0.2×V 2
DD
(1)
IL
OH
0.15×V 2
DD
(2)
I =-2mA
OH
V 2(V 4)-
DD DD
V
(3)
0.8
出力Lレベル電圧
出力Hレベル電圧
出力Lレベル電圧
出力リーク電流
プルアップ抵抗
V
V
V
I
I =2mA
OL
0.4
V
V
(3)
(4)
(4)
(5)
(6)
OL
OH
OL
OZ
I =-8mA
OH
V 2-0.8
DD
I =8mA
OL
0.4
10
V
Hi出力時
-10
50
µA
kΩ
Rup
100
200
適用ピン(実動時)
(1:CMOS入力)DIMPG[7:0],DICTL,TMODE[2:0],SLEEP,DIN,BCK,LRCK,SCK
(2:CMOSシュミット入力)CKMPG,ZCSMPG,CKCTL,ZCSCTL,ZRESET
(3:出力フォース電流2mA)
DEMAND,STSRDY,DOCTL,DOUT,BCK,LRCK,SCK,GPO,GPOUT0,GPOUT1,GPOUT2,GPOUT3
(4:出力フォース電流8mA)XOUTD
(5:出力HiZ出力)DOCTL
(6:プルアップ抵抗内蔵)DIMPG[7:0],SCK,LRCK,BCK,DOUT
(Note)XIN,XOUTはDC特性に含まれない。
アナログ特性
PLL/V =0V,2.7V≦AV 3≦3.6V,-30≦Topr≦70℃
SS DD
項目
記号
条件
min
typ
max
unit
V
アナログ入力電圧
PLLロック時間
AV I
DD
0
AV 3
DD
VCNT
Tlock
10
ms
消費電力
MP3/WMA Decoder(V 1+V 2+V 3+V 4+AV 2)
DD DD DD DD DD
測定条件
・V 1=1.2V or 1.5V
DD
・V 2=3.3V,V 3=3.3V,V 4=3.3V
DD DD DD
・AV 2=3.3V
DD
・Measured on SANYO LC823231 Evaluation Board
表1 MP3/WMA Decoder消費電力(実測値)
V 1(V)
DD
PLL ON(mW)
T.B.D.
PLL OFF(mW)
T.B.D.
MP3
WMA
1.5
1.2
1.5
1.2
T.B.D.
T.B.D.
T.B.D.
T.B.D.
T.B.D.
T.B.D.
No.8082-3/8
LC823231
D-class Amp(AV 1)
DD
測定条件
・AV 1=1.5V
DD
・On SANYO LC823231 Evaluation Board
表2 D級アンプ消費電力(実測値)
Current(mA)
Power(mW)
T.B.D.
T.B.D.
T.B.D.
T.B.D.
1kHz Sine wave(0dB)
T.B.D.
1kHz Sine wave(-5dB)
1kHz Sine wave(-10dB)
WMA Real Music
T.B.D.
T.B.D.
T.B.D.
外形図
unit:mm
3190A
No.8082-4/8
LC823231
ブロック図
ILC05554
No.8082-5/8
LC823231
端子説明
端子番号
Ball
C1
D4
C2
D1
D3
D2
E1
E4
E3
E2
F3
F4
F1
G2
G1
H2
K3
G4
J3
H4
K5
G5
H5
J5
J6
H6
G6
K6
J7
H7
K7
H8
G7
H9
G10
G8
F7
F8
F9
E9
E8
E7
端子名
I/O
Attr
端子説明
1
V 1
DD
P
内部電源端子
2
V
P
接地端子
SS
3
DIMPG4
DIMPG5
DIMPG6
DIMPG7
DEMAND
CKMPG
B(I)
PU
PU
PU
PU
MPG/WMAバスデータ
MPG/WMAバスデータ
MPG/WMAバスデータ
MPG/WMAバスデータ
MPG/WMAデータ要求
MPG/WMAバスクロック
I/O用電源端子
4
B(I)
B(I)
B(I)
O
5
6
7
8
I
S
9
V 2
DD
P
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
V
P
接地端子
SS
ZCSMPG
STSRDY
DOCTL
DICTL
CKCTL
ZCSCTL
I
S
T
MP3/WMAバスチップセレクト
ステータスレディ
O
O
コントロールバスデータ出力
コントロールバスデータ入力
コントロールバスクロック
コントロールバスチップセレクト
接地端子
I
I
S
S
I
V
P
SS
V 2
DD
P
I/O用電源端子
TMODE0
TMODE1
TMODE2
SLEEP
I
テスト端子(LOWに接続すること)
テスト端子(LOWに接続すること)
テスト端子(LOWに接続すること)
スリープ(High=SLEEP,Low=通常)
接地端子
I
I
I
V
P
SS
V 1
DD
P
内部電源端子
ZRESET
XOUTD
I
S
リセット(Low=Reset)
クロック外部出力
O
V
P
PLL用接地端子
SS
V 3
DD
P
PLL用電源端子
CPO
O
PLLチャージポンプ出力
PLL VCO出力
VCNT
I
AV
SS
P
PLL用アナログ接地端子
PLL用アナログ電源端子
接地端子
AV 2
DD
P
V
P
SS
XOUT
XIN
O
発振アンプ出力端子
I
発振アンプ入力端子
V 1
DD
P
内部電源端子
AV
SS
P
D級アンプLch用接地端子
D級アンプ音声出力Lch
D級アンプLch用電源端子
D級アンプRch用電源端子
D級アンプ音声出力Rch
D級アンプRch用接地端子
LOUT
AV 1
O
P
DD
AV 1
DD
P
ROUT
O
AV
SS
P
次ページへ続く。
No.8082-6/8
LC823231
前ページより続く。
端子番号
43
Ball
D9
D8
D10
C9
C8
C10
A7
C7
B7
A6
D6
C6
B6
B5
C5
D5
A5
B4
C4
A4
B3
C3
端子名
I/O
Attr
端子説明
V
P
接地端子
SS
44
GPOUT1
GPOUT2
GPOUT3
GPOUT4
O
汎用出力ポート1(NC可)
汎用出力ポート2(NC可)
汎用出力ポート3(NC可)
汎用出力ポート4(NC可)
汎用出力ポート用電源端子
接地端子
45
O
46
O
47
O
48
V 4
DD
P
49
V
P
SS
50
V 1
DD
P
内部電源端子
51
DIN
I
B(O)
B
PCMデータ入力
52
DOUT
BCK
PU
PU
PU
PU
PCMデータ出力
53
PCMビットクロック(入出力)
PCM LRクロック(入出力)
PCM 384Fsクロック(入出力)
I/O用電源端子
54
LRCK
SCK
B
55
B
56
V 2
DD
P
57
V
P
接地端子
SS
58
V 1
DD
P
内部電源端子
59
GPO
O
モニタ出力(PCMVLD,IRQ)
MPG/WMAバスデータ
MPG/WMAバスデータ
MPG/WMAバスデータ
MPG/WMAバスデータ
I/O用電源端子
60
DIMPG0
DIMPG1
DIMPG2
DIMPG3
B(I)
B(I)
B(I)
B(I)
P
PU
PU
PU
PU
61
62
63
64
V 2
DD
(Note)
・Zで始まる信号はローアクティブである。
・Attr(属性)列の記号は以下の通りである。
- Sはシュミット入力を示す。
- Tはトライステート出力を示す。
- PUはプルアップ抵抗内蔵を示す。
- B(I)は、端子属性は双方向だが、実動時は入力のみであることを示す。
(出力となるのはテストモード時のみ)
- B(O)は、端子属性は双方向だが、実動時は出力のみであることを示す。
(入力となるのはテストモード時のみ)
・T(トライステート出力)属性のピンには、外部にプルアップ抵抗が必要となる場合がある。
・IまたはB(I)属性のピンをオープンにすると、LSIが故障するおそれがある。
必ず、LOWかHIGHに固定すること。
・MPGバスをシリアル転送モードで使用する場合は、PIN60~PIN63およびPIN3~PIN5をHIGHに
固定すること。
No.8082-7/8
LC823231
PS No.8082-8/8
相关型号:
LC823410-10R
Ultra-Low Power Consumption 7.0mW Large-Scale System LSI, GokLow, for IC Recorders
SANYO
©2020 ICPDF网 联系我们和版权申明