攻克汽车芯片设计三重挑战,助力汽车产业稳健前行
汽车芯片作为现代汽车电子系统的核心,其重要性不言而喻。它涵盖了微控制器、功率半导体、传感器、座舱芯片以及智能驾驶芯片等丰富品类。这些芯片相互协作,共同支撑着汽车的电动化、智能化发展。随着汽车技术的不断进步,汽车芯片也被赋予了更强大的处理能力。然而,要设计出这类大型、复杂且采用先进工艺的汽车芯片并非易事,尤其面临着高可靠性要求、超大规模电路验证,以及日益严苛的功能安全标准等多重挑战。
汽车芯片的质量、安全性、可靠性挑战
质量、安全性和可靠性一直是汽车芯片在设计时需要重点考虑的因素。汽车芯片需要满足高质量测试和零缺陷(即 0 DPPM)要求,筛除生产制造过程中引入的各种缺陷。同时,芯片在生命周期内必须可靠运行,避免器件本身和外部攻击带来的任何危害。
相比于消费级芯片,车规级芯片验证周期较长,进入 Tier1 或车厂需要通过诸如 AEC - Q100 这样的严苛测试认证。而认证过程通常需要耗费大量的时间和资源,这对芯片的设计周期和成本提出了挑战。与此同时,随着车用大规模集成电路的发展,在测试过程中碰到的故障类型越来越复杂,测试规模也不断地加大,这些都导致了汽车芯片测试难度、测试时间以及测试成本的增加。
西门子 EDA 的 Tessent™解决方案可以帮助汽车芯片设计者确保 SoC 达到高质量,增强安全性、提高可靠性,从而更快地将产品推向市场。Tessent DFT 技术可以为汽车芯片提供高质量测试以保证零缺陷。在传统的故障模型之外,Tessent 可以基于工艺和设计特征生成面向缺陷的故障模型,包括标准单元内、标准单元间、互连开路、互连短路、时序感知和 DFM 感知等。用这些故障模型生成的 ATPG pattern 可以对制造缺陷达到更完整的测试覆盖。
Tessent™ LogicBIST 是业界知名的逻辑内建自测试解决方案,可以复用扫描测试压缩逻辑,在有限面积开销条件下实现片内扫描自测试能力,其专有的 OST 技术大大缩短测试时间、提高测试覆盖率;Tessent™ MemoryBIST 作为业界广泛使用的存储器测试生成工具,可以支持上下电和系统运行中的测试和修复,通过小范围递进式方法在系统运行过程中对内存进行非破坏性测试。此外,通过 Tessent 提供的参考流程和任务模式控制器,汽车芯片设计者能够很容易地实现完整的功能安全岛架构。
超大规模电路的验证难题
在芯片流片前,确保其功能验证的准确性至关重要。例如,必须验证 DDR 控制器能否正常执行读写操作,以及 PCIe 是否能够顺利建立链路 (Link up) 并成功完成枚举 (Enumeration)。这些功能验证是芯片可靠性的基础保障。
随着芯片制程技术的不断演进,以座舱、智驾芯片为代表的汽车芯片的集成度和复杂度日益提升,功能验证的难度和重要性也愈发凸显。与此同时,晶体管密度的大幅提高却使芯片单位面积功耗不降反升,功耗控制面临巨大挑战,如何将芯片功耗精准控制在预算范围,以及高效调度软件任务实现功耗削峰填谷,也是一项棘手的任务。
西门子 EDA 在 2024 年发布了全新一代的 Veloce™ CS 硬件辅助验证和确认系统,该系统融合了用于硬件加速仿真的 Veloce™ Strato CS、用于企业原型验证的 Veloce™ Primo CS 和用于软件原型验证 Veloce™ proFPGA CS 平台。
与上一代 Veloce Strato 相比,Veloce Strato CS 的硬件加速仿真性能显著提高,同时还可保持完全的可观测性,支持能力从 4000 万门电路扩展到超过 400 亿门电路,有效满足汽车芯片日益增长的容量和运行速度需求。同时,已有客户通过 Veloce Strato CS 上的 Veloce Power APP,能够在 78 分钟内完成整个 500μs 运行时间的功耗变化包络图,大幅提升了系统功耗预估和优化的效率,相比传统基于波形计算的方式提升了 100 倍。
Veloce Primo CS 基于 AMD 先进的 Versal Premium VP1902 FPGA,提供企业原型验证系统的高度一致性,同样可从 4000 万门电路扩展到超过 400 亿门电路。而且,Veloce Strato CS 和 Veloce Primo CS 可在相同的操作系统上运行,并能在不同平台之间无缝移动,显著加快启动、设置、调试和工作负载执行的速度。
此外,随着 “软件定义汽车”(Software - Defined Vehicle) 概念的兴起,软件的差异化已成为品牌价值的关键体现。所以需要尽可能左移软件开发工作,运行真实的负载,包括操作系统和应用程序等,对系统的综合性能进行评估。
Veloce proFPGA CS 能够用于快速执行集成电路和软件的硅前验证,可从一个 FPGA 扩展到数百个。这种性能加上高度灵活的模块化设计,可以帮助客户显著加快固件、操作系统和应用程序的开发以及系统集成任务的执行,为客户提供驱动开发和系统测试的高效平台。
功能安全需求日益提升
从简单的动力控制到复杂的自动驾驶决策,芯片的性能与安全性直接影响行车安全。涉及汽车安全功能的芯片必须严格遵守汽车行业的功能安全标准,诸如 ISO 26262 等,以确保汽车电子电气系统在运行过程中不会因故障导致不合理的安全风险。
汽车芯片功能安全性要求正快速提升。过去,行业内设计符合 ASIL - B 级别的 IVI (车载信息娱乐系统)、座舱等所用的车规芯片较为普遍。然而,自动驾驶技术快速发展,对芯片功能安全性的要求越来越高。近年来,针对更高要求的 ASIL - D 级别设计的芯片逐渐增多,尤其是在和 ADAS 相关的芯片领域。
车规芯片设计流程中的安全分析与安全验证在各项安全相关的工作中占据了项目团队的主要精力,项目团队普遍希望能有更高效的方法论及工具,加速这两项关键工作的进程。
西门子 EDA 的 Austemper 功能安全平台,可以显著提升用户在芯片设计的安全分析与安全验证方面的效率,为完成项目赢得宝贵的时间。其卓越的安全分析工具 SafetyScope,具有快速的安全机制探索功能。先进的故障仿真工具 KaleidoScope,具有分布式和并行处理机制,以及 Stimulus Grading 等功能,有效提升了故障仿真的效率。2025 年 5 月,西门子 EDA 正式发布新一代 Questa™ One Sim FX 故障仿真平台,该产品由原 KaleidoScope 全面升级而来,在性能、效率和功能完整性方面实现显著提升。
同时,西门子 EDA 还拥有一支实力雄厚的功能安全 FuSa Service 服务团队,汇聚众多拥有十多年功能安全实践经验的资深专家,包含 ISO 26262 标准委员会的成员。FuSa Service 服务从深入分析并分解车规芯片的安全需求,到提出针对性的安全机制建议,再到通过 FMEA/FMEDA 的迭代实施,以及执行故障注入仿真以准确获取 SPFM、LFM 等关键指标,团队能够全方位支持客户,确保车规芯片满足 ASIL - B 或 D 的严格要求。
目前,Austemper 平台和 FuSa Service 团队已赢得了客户的广泛赞誉,成功助力多家国内顶尖汽车芯片企业达成 ASIL - B 和 ASIL - D 车规芯片的安全目标,业务范围广泛覆盖智能座舱、激光雷达、ADAS、高性能 MCU 等车规芯片的核心领域。
汽车芯片在现代汽车的智能化、电动化进程中扮演着不可或缺的角色。面对高可靠性要求、超大规模电路验证以及功能安全等多方面的挑战,西门子 EDA 凭借优越的技术实力和创新能力为汽车芯片设计者带来全面且精准适配的先进解决方案,助力企业确保汽车芯片的高质量与高可靠性,加速产品上市,推动行业快速平稳地驶向发展快车道。
的真实性如本站文章和转稿涉及版权等问题,请作者及时联系本站,我们会尽快处理。
网址:https://www.icpdf.com/news/2294.html

热门文章
- 应材发布突破性高世代无掩膜MAX OLED解决方案,三星显示即将导入评估 2024-11-22
- Soitec将为格罗方德9SW平台供应300mm RF-SOI晶圆 2024-12-05
- 英诺赛科 GaN 芯片赋能智元,人形机器人产业新突破 2025-07-16
- 深度剖析小米玄戒 O1:五大争议问题全解读 2025-05-28
- Exynos 2600 芯片成关键,三星将打响 2nm 芯片反击战 2024-11-21
- 越南发布首款自研芯片,多领域应用前景可期 2025-07-02
- 3000 亿芯片巨头海光信息:手握 “CPU+DCU” 挑战英伟达 2025-05-14
- 俄罗斯成功交付1000颗16nm 48核Baikal-S处理器 2024-11-28
- USB供电完整指南:如何用回收零件制成无线点亮LED 2025-04-24
- 苹果新专利曝光:自研图像传感器或重塑成像领域 2025-06-27